您好,欢迎访问三七文档
当前位置:首页 > 高等教育 > 工学 > 北大集成电路原理与设计之三:集成电路设计实习课件03-2模拟单元电路设计-差分放大器版图设计
2011-2012AllrightsreservedInstituteofMicroelectronicsPekingUniversity集成电路设计实习IntegratedCircuitsDesignLabs单元实验三(第二次课)模拟电路单元实验-差分放大器版图设计InstituteofMicroelectronics,PekingUniversityCopyright©2011-2012集成电路设计实习-单元实验三模拟单元电路设计Page1实验内容、实验目的、时间安排实验内容:完成差分放大器的版图完成验证:DRC、LVS、后仿真目的:掌握模拟集成电路单元模块的版图设计方法时间安排:一次课完成差分放大器的版图与验证InstituteofMicroelectronics,PekingUniversityCopyright©2011-2012集成电路设计实习-单元实验三模拟单元电路设计Page2实验步骤1.完成上节课设计放大器对应的版图2.对版图进行DRC、LVS检查3.创建后仿真电路4.后仿真(进度慢的同学可只选做部分分析)DC分析:直流功耗等AC分析:增益、GBW、PMTran分析:建立时间、瞬态功耗等InstituteofMicroelectronics,PekingUniversityCopyright©2011-2012集成电路设计实习-单元实验三模拟单元电路设计Page3DisplayOptionLayout-Options-Display请按左图操作InstituteofMicroelectronics,PekingUniversityCopyright©2011-2012集成电路设计实习-单元实验三模拟单元电路设计Page4由Schematic创建LayoutSchematic-Tools-DesignSynthesis-LayoutXL-弹出窗口-选择CreateNew-OKVirtuosoXL-Design-GenFromSource-弹出窗口选择所有Pin设置Pin的LayerUpdateInstituteofMicroelectronics,PekingUniversityCopyright©2011-2012集成电路设计实习-单元实验三模拟单元电路设计Page5对管的共质心画法:相对位置放置设A管、B管为对管,共8个Multiplier将A管的前4个Multiplier合在一起,置于左上角将A管的后4个Multiplier合在一起,置于右下角将B管的前4个Multiplier合在一起,置于右上角将B管的后4个Multiplier合在一起,置于左下角InstituteofMicroelectronics,PekingUniversityCopyright©2011-2012集成电路设计实习-单元实验三模拟单元电路设计Page6对管的共质心画法:层间互连单元的调用调用单元快捷键o设置Column:Contact列数Row:Contact行数其余可供调用的层间互连单元M1_NWELLM1_PSUBM2_M1M3_M2M4_M3……InstituteofMicroelectronics,PekingUniversityCopyright©2011-2012集成电路设计实习-单元实验三模拟单元电路设计Page7对管的共质心画法:连线A管中前4个Multiplier的连线挪动B管前4个Multiplier的位置,复制上图中的相关连线(注意:使用上下镜像功能)按c,鼠标左键拉框,选定一组连线按F3,选择上下镜像将复制后的连线放到合适的位置InstituteofMicroelectronics,PekingUniversityCopyright©2011-2012集成电路设计实习-单元实验三模拟单元电路设计Page8对管的共质心画法:连线、隔离使用M1_PSUB将N型MOSFET围起来固定衬底电压、隔离数字干扰ABBAInstituteofMicroelectronics,PekingUniversityCopyright©2011-2012集成电路设计实习-单元实验三模拟单元电路设计完成放大器的版图例子,仅供参考。Page9InstituteofMicroelectronics,PekingUniversityCopyright©2011-2012集成电路设计实习-单元实验三模拟单元电路设计Page10Connectivity-ShowIncompleteNets未完成的连线List红框表示该连线被Selected放大显示未完成的连线未完成连线的相关信息显示未完成的连线:查找未完成的连线时使用InstituteofMicroelectronics,PekingUniversityCopyright©2011-2012集成电路设计实习-单元实验三模拟单元电路设计Page11查找DRC错误标识Verify-Markers-Find,弹出窗口设置ZoomToMarkers按Apply显示当前DRC错误标识,按Next显示下一个标识回到版图窗口,按Shift+z缩小显示目标,查看标识的具体原因InstituteofMicroelectronics,PekingUniversityCopyright©2011-2012集成电路设计实习-单元实验三模拟单元电路设计Page12查找LVS的未匹配处首先:LVS结束后,查看Output结果若查看结果很难找出未匹配处,请按如下方法查找1.打开电路的extractedview2.在extractedview中:Verify-LVS-ErrorDisplay,弹出窗口3.设置Auto-Zoom,按First、Next可显示LVS失配(佐以shift+z)4.记录失配原因与坐标,回到LayoutView查看该坐标处的版图信息InstituteofMicroelectronics,PekingUniversityCopyright©2011-2012集成电路设计实习-单元实验三模拟单元电路设计Page13后仿真(第一步):BuildAnalog1.复制某单元的LayoutView到新单元2.执行Extract3.LVS双方均填写extracted4.Run&BuildAnalog5.IncludeAll&OKInstituteofMicroelectronics,PekingUniversityCopyright©2011-2012集成电路设计实习-单元实验三模拟单元电路设计Page14后仿真(第二步):CreateSymbol1.打开任意一个SchematicView2.Design-CreateCellview-FromCellview,弹出右上窗口3.点击Browse,弹出右下窗口4.选后仿单元的Analog_extracted参考由Schematic生成SymbolInstituteofMicroelectronics,PekingUniversityCopyright©2011-2012集成电路设计实习-单元实验三模拟单元电路设计Page15后仿真(第三步):仿真设置1.调用analog_extracted生成的symbol,创建仿真电路2.启动ADE(AnalogDesignEnvironment)3.ADE-Setup-Environment,弹出窗口4.在SwitchViewList中添加analog_extracted
本文标题:北大集成电路原理与设计之三:集成电路设计实习课件03-2模拟单元电路设计-差分放大器版图设计
链接地址:https://www.777doc.com/doc-10661531 .html