您好,欢迎访问三七文档
当前位置:首页 > 行业资料 > 酒店餐饮 > 74ls160中文资料
天水天光半导体有限责任公司(八七一厂)2005.1版54LS160/74LS160LSTTL型同步十进制计数器(直接清零)特点外引线排列图说明:这种同步可预置十进计数器是由四个D型触发器和若干个门电路构成,内部有超前进位,具有计数、置数、禁止、直接(异步)清零等功能。对所有触发器同时加上时钟,使得当计数使能输入和内部门发出指令时输出变化彼此协调一致而实现同步工作。这种工作方式消除了非同步(脉冲时钟)计数器中常有的输出计数尖峰。缓冲时钟输入将在时钟输入上升沿触发四个触发器。这种计数器是可全编程的,即输出可预置到任何电平。当预置是同步时,在置数输入上将建立一低电平,禁止计数,并在下一个时钟之后不管使能输入是何电平,输出都与建立数据一致。清除是异步的(直接清零),不管时钟输入、置数输入、使能输入为何电平,清除输入端的低电平把所有四个触发器的输出直接置为低电平。超前进位电路无须另加门,即可级联出n位同步应用的计数器。它是借助于两个计数使能输入和一个动态进位输出来实现的。两个计数使能输入(ENP和ENT)计数时必须是高电平,且输入ENT必须正反馈,以便使能动态进位输出。因而被使能的动态进位输出将产生一个高电平输出脉冲,其宽度近似等于QA输出高电平。此高电平溢出进位脉冲可用来使能其后的各个串联级。使能ENP和ENT输入的跳变不受时钟输入的影响。电路有全独立的时钟电路。改变工作模式的控制输入(使能ENP、ENT或清零)纵使发生变化,直到时钟发生为止,都没有什么影响。计数器的功能(不管使能、不使能、置数或计数)完全由稳态建立时间和保持时间所要求的条件来决定。·用于快速计数的内部超前进位·用于n位级联的进位输出·同步可编程序·有置数控制线·二极管箝位输入·直接清零·同步计数典型参数:f工作频率=32MHzPd=93mW天水天光半导体有限责任公司(八七一厂)2005.1版54LS160/74LS160LSTTL型同步十进制计数器(直接清零)逻辑图天水天光半导体有限责任公司(八七一厂)2005.1版54LS160/74LS160LSTTL型同步十进制计数器(直接清零)典型清除、置数、计数和禁止时序(工作)方式选择表输入清零置数使能时钟ENTENPCLK工作模式LXXXX清零HLXX↑置数HHHH↑计数HHLXX保持(不变)HHXLX保持(不变)H=高电平L=低电平X=不定(高或低电平)↑=由“低”→“高”电平的跃变天水天光半导体有限责任公司(八七一厂)2005.1版54LS160/74LS160LSTTL型同步十进制计数器(直接清零)推荐工作条件74Ⅱ54参数值参数值符号参数名称最小典型最大最小典型最大单位Vcc电源电压4.7555.254.555.5VVIH输入高电平电压2.02.0VVIL输入低电平电压0.80.7VIOH输出高电平电流-400-400μAIOL输出低电平电流84mAfCK时钟频率025025MHz时钟2525tW脉冲宽度清零2020ns数据2020使能2020置数2020置数无效态2020清零2020tsu建立时间清零无效态2525nsth保持时间33nsTA工作环境温度-4085-55125℃电性能(除特别说明外,均为全温度范围)74Ⅱ54参数值参数值符号参数名称测试条件最小典型最大最小典型最大单位VIK输入钳位电压Vcc=最小II=-18mA-1.5-1.5VVOH输出高电平电压Vcc=最小VIL=最大VIH=2VIOH=最大2.72.53.4VVOL输出低电平电压Vcc=最小VIL=最大VIH=2VIOL=最大0.50.250.4VENT、CLK、0.20.2II输入电流(最大输入电压时)Vcc=最大VI=7V其它0.10.1mAENT、CLK、4040IIH输入高电平电流Vcc=最大VI=2.7V其它2020μAENT、CLK、-0.8-0.8IIL输入低电平电流Vcc=最大VI=0.4V其它-0.4-0.4mAIOS输出短路电流Vcc=最大VO=0V-20-100-20-100mAICCH高电平电源电流Vcc=最大(注1)311831mAICCL低电平电源电流Vcc=最大(注2)321932mA注1:测ICCH时,所有输出为高电平并开路;注2:测ICCL时,所有输出为低电平并开路;所有典型值均在Vcc=5.0V,TA=25℃下测量得出。天水天光半导体有限责任公司(八七一厂)2005.1版54LS160/74LS160LSTTL型同步十进制计数器(直接清零)交流(开关)参数(Vcc=5.0V,TA=25℃)参数值符号参数名称从(输入)到(输出)测试条件最小典型最大单位fmax最大时钟频率2532MHztPLH传输延迟时间2035tPHL传输延迟时间时钟CLK动态进位输出RCO1835nstPLH传输延迟时间1324tPHL传输延迟时间时钟CLK任一Q1827nstPLH传输延迟时间914tPHL传输延迟时间使能ENT动态进位输出RCO914nstPHL传输延迟时间清零CLR任一QCL=15pFRL=2kΩ2028ns
本文标题:74ls160中文资料
链接地址:https://www.777doc.com/doc-2007308 .html