您好,欢迎访问三七文档
当前位置:首页 > 办公文档 > 其它办公文档 > 数字电子技术基础试卷B(电气工程及其自动化)
1卷号:(B)(2008年6月)绝密湖北师范学院本科期末考试试卷数字电子技术基础考试范围全部章节命题人皮大能院系控制科学及工程系考试形式闭卷课程类别必修学期20081专业电气工程及其自动化大题号一二三四五六七八班级题分1020101210121214学号得分姓名阅卷人总分———————————————————————————————————一、选择题(选择正确答案,并将其代号写在题干后面的括号里.答案选错或未选全者,该题不得分.每小题1分,共10分)1、指出下列各式中哪个是四变量A、B、C、D的最小项()A、ABC;B、A+B+C+D;C、ABCD;D、A+B+D2、余3码01101001对应的8421BCD码为()。A、00110110B、00111001C、01100110D、100111003、逻辑函数F=AB+AB和G=A+B满足关系()A、GFB、F=GC、F'=G'D、F'=G4、组合逻辑电路通常由()组合而成。A.门电路B.触发器C.计数器D.寄存器5、三输入八输出译码器,对任意一组输入值其有效输出个数为()。A、3个B、8个C、1个D、11个6、一个四位并行加法器74LS283的输入输出端个数为()。A、4入4出B、8入4出C、9入5出D、8入5出本题得分27、逻辑式FABC+ABC+ABC,化简后为()。A、FAB+BCB、FAC+ABC、FAC+BC8、时序逻辑电路中一定是含()A.触发器B.组合逻辑电路C.移位寄存器D.译码器9、用555定时器构成单稳态触发器其输出脉宽为()A、0.7RC;B、1.1RC;C、1.4RC;D、1.8RC;10、为实现将D触发器转换为T触发器图1所示的虚框内应是()A.或非门B.与非门C.异或门D.同或门二、填空题(每空1分,共20分)。1、如果对100个符号进行二进制编码,则至少需要位二进制数。2、D/A转换器的位数越多,能分辨的最小输出模拟电压就。3、就工作方式而言,时序逻辑电路可分为和。4、JK触发器的特征方程为。5、构造一个模3计数器需要个状态,个触发器。6、(41)10=()8=()2=()8421BCD7、将两个漏极和源极结构完全、参数的NMOS管VN和PMOS管VP的源极和漏极分别相连,两管栅极分别由一对电压控制,便组成了CMOS传输门。8、CMOS电路的结构特点是以MOS管作驱动管,以MOS管作负载管,以极作为输入端,以极作为输出端。9、用n个触发器构成计数器,可得到最大计数长度是。10、n位倒置的R-2R梯形网络D/A转换器,输出电压V0=。本题得分TCPDQQ图13三、判断改错(下列命题你认为正确的在题后括号内打“√”,错误的打“×”。每小题1分,共10分)。()1、寄存器有记忆功能。()2、JK触发器只有J、K端同时为1,才可能引起状态翻转。()3、与并型A/D转换器比较,双积分A/D转换器的转换速度慢,抗干扰能力强。()4、在逻辑电路中高电平用“1”表示,低电平用“0”表示,则称为正逻辑。()5、ROM主要用于存放需要长期保存的常数、表格、程序、函数、字符等固定不变的信息。()6、已知DACBAF,则DACBAF'。()7、二进制并行加法器中,采用先行进位的目的是提高加法器的运算速度。()8、TTL“与非门”,在使用时,将多余的输入端悬空。()9、TTL“与非门”,在使用时,将多余的输入端接工作电源。()10、时序电路一定有触发器。四、化简题(每题4分,本大题共12分)1、用代数法化简:BACBACF2、用卡诺图法化简:F(A、B、C、D)=Σm(0,1,2,5,6,8,9,10,13,14)3、用卡诺图化简下列函数Y(A、B、C、D)=Σm(0、13、14、15)+Σd(1、2、3、9、10、11)五、已知同步RS触发器输入的波形如图2所示,试画出输出Q和Q的波形。(10分)本题得分本题得分本题得分图2CPRSQQ4六、与非门组成的电路如图3所示(每问6分,本大题共12分)(1)写出F的逻辑表达式。(2)列出真值表。七、试设计一个组合电路,当输入3位二进制数大于等于2而小于等于5时,输出为1,画出逻辑图。(12分)八、试分析图4所示时序电路的逻辑功能,画出状态转换图,时序图并说明功能。(14分)本题得分本题得分本题得分&&&&图3图4
本文标题:数字电子技术基础试卷B(电气工程及其自动化)
链接地址:https://www.777doc.com/doc-2425340 .html