您好,欢迎访问三七文档
当前位置:首页 > 电子/通信 > 综合/其它 > 数字电子技术第5章触发器自测练习与习题
第5章触发器5.1RS触发器自测练习1.或非门构成的基本RS触发器的输入S=1、R=0,当输入S变为0时,触发器的输出将会()。(a)置位(b)复位(c)不变2.与非门构成的基本RS触发器的输入S=1,R=1,当输入S变为0时,触发器输出将会()。(a)保持(b)复位(c)置位3.或非门构成的基本RS触发器的输入S=1,R=1时,其输出状态为()。(a)Q=0,Q=1(b)Q=1,Q=0(c)Q=1,Q=1(d)Q=0,Q=0(e)状态不确定4.与非门构成的基本RS触发器的输入S=0,R=0时,其输出状态为()。(a)Q=0,Q=1(b)Q=1,Q=0(c)Q=1,Q=1(d)Q=0,Q=0(e)状态不确定5.基本RS触发器74LS279的输入信号是()有效。(a)低电平(b)高电平6.触发器引入时钟脉冲的目的是()。(a)改变输出状态(b)改变输出状态的时刻受时钟脉冲的控制。7.与非门构成的基本RS触发器的约束条件是()。(a)S+R=0(b)S+R=1(c)SR=0(d)SR=18.钟控RS触发器的约束条件是()。(a)S+R=0(b)S+R=1(c)SR=0(d)SR=19.RS触发器74LS279中有两个触发器具有两个S输入端,它们的逻辑关系是()。(a)或(b)与(c)与非(d)异或10.触发器的输出状态是指()。(a)Q(b)Q答案:1.c2.c3.d4.c5.A6.b7.b8.c9.b10.a5.2D触发器自测练习1.要使电平触发D触发器置1,必须使D=()、CP=()。2.要使边沿触发D触发器直接置1,只要使SD=()、RD=()即可。3.对于电平触发的D触发器或D锁存器,()情况下Q输出总是等于D输入。4.对于边沿触发的D触发器,下面()是正确的。(a)输出状态的改变发生在时钟脉冲的边沿(b)要进入的状态取决于D输入(c)输出跟随每一个时钟脉冲的输入(d)(a)(b)和(c)5.“空翻”是指()。(a)在脉冲信号CP=1时,输出的状态随输入信号的多次翻转(b)输出的状态取决于输入信号(c)输出的状态取决于时钟和控制输入信号(d)总是使输出改变状态6.对于74LS74,D输入端的数据在时钟脉冲的()(上升,下降)边沿被传输到()(,QQ)。7.要用边沿触发的D触发器构成一个二分频电路,将频率为100Hz的脉冲信号转换为50Hz的脉冲信号,其电路连接形式为()。答案:1.1,12.0,13.CP=14.a5.a6.上升,Q7.5.3JK触发器自测练习1.主从JK触发器是在()采样,在()输出。2.JK触发器在()时可以直接置1,在()时可以直接清0。1DC13.JK触发器处于翻转时输入信号的条件是()(a)J=0,K=0(b)J=0,K=1(c)J=1,K=0(d)J=1,K=14.J=K=1时,边沿JK触发器的时钟输入频率为120Hz。Q输出为()。(a)保持为高电平(b)保持为低电平(c)频率为60Hz波形(d)频率为240Hz波形5.JK触发器在CP作用下,要使Qn+1=Qn,则输入信号必为()。(a)J=K=0(b)J=Qn,K=0(c)J=Qn,K=Qn(d)J=0,K=16.下列触发器中,没有约束条件的是()。(a)基本RS触发器(b)主从JK触发器(c)钟控RS触发器(d)边沿D触发器7.JK触发器的四种同步工作模式分别为()。8.某JK触发器工作时,输出状态始终保持为1,则可能的原因有()。(a)无时钟脉冲输入(b)异步置1端始终有效(c)J=K=0(d)J=1,K=09.集成JK触发器74LS76内含()个触发器,()(有,没有)异步清0端和异步置1端。时钟脉冲为()(上升沿,下降沿)触发。10.题10图中,已知时钟脉冲CP和输入信号J、K的波形,则边沿JK触发器的输出波形()(正确,错误)。答案:1.上升沿,下降沿2.Sd=0、Rd=1,Sd=1、Rd=03.d4.c5.a6.b,d7.保持,置1,置0,翻转8.b,d9.2,有,下降沿10.正确5.4不同类型触发器的相互转换自测练习1.为实现D触发器转换成T触发器,题1图所示的虚线框内应是()。题10图边沿JK触发器的波形图CPJKQ10011100(a)与非门(b)异或门(c)同或门(d)或非门2.JK触发器构成T触发器的逻辑电路为()。3.JK触发器构成T'触发器的逻辑电路为()。答案:1.c2.3.习题解答5-1由与非门组成的基本RS触发器和输入端S、R信号如习题5.1图所示,画出输出端Q、Q的波形。5-2由或非门组成的触发器和输入端信号如习题5.2图所示,请写出触发器输出Q的特征方程。设触发器的初始状态为1,画出输出端Q的波形。解:先将B、C进行与运算得到BC信号,再将BC作为或非门的一个输入端对应于RS触发器的功能表,即可得到输出Q的波形习题5.1图RSQQ&&≥1≥1BCAQQ习题5.2图ABCBCQ1DC1TCPQQ题1图1J1KT1J1K1SRQQ5-3钟控的RS触发器如习题5.3图所示,设触发器的初始状态为0,画出输出端Q的波形。解:钟控RS触发器的输出Q应该在CP=1时,根据输入端R、S的信号改变状态的。5-4边沿D触发器如习题5.4图所示,确定相关于时钟的Q输出,并分析其特殊功能。设触发器的初始状态为0。解:根据习题5.4图可得D触发器的特征方程QDQ1n,因此在CP上升沿到来时,Q输出端的状态随Q变化,故有如图波形,可见输出端Q的波形为输入脉冲CP的二分频信号。5-5已知边沿D触发器输入端的波形如习题5.5图所示,假设为上升沿触发,画出输出端Q的波形。若为下降沿触发,输出端Q的波形如何?设初始状态为0。解:上升沿触发时,Q输出波形为(a),下降沿触发时,Q输出波形为(b)。Q1SC11RQSCPRCPSRQ习题5.3图习题5.4图1DC1CPQCPQCPD(a)(b)习题5.5图5-6已知D触发器各输入端的波形如习题5.6图所示,试画出Q和Q端的波形。解:先将D1、D2进行与运算得到D1D2信号,再将D1D2作为D触发器的D输入端,对应于D触发器的功能表,即可得到输出Q的波形5-7已知逻辑电路和输入信号如习题5.7图所示,画出各触发器输出端Q1、Q2的波形。设触发器的初始状态均为0。解:习题5.7图中两个D均为上升沿触发,输入信号D始终为1,且两个D触发器的Rd端为高电平有效。由于初始状态均为0,故当CP1到来时,Q1首先由0变成1,使得1Q由1变成0,当CP2到来时,Q2也由0变成1,而此时的Q2=1又使得Q1由1变成0并使D2触发器Q2直接置0,故Q2的输出始终被钳制为0。其波形见习题5.7图中。5-8已知JK信号如习题5.8图中所示,分别画出主从JK触发器和边沿(下降沿)JK触发器的输出端Q的波形。设触发器的初始状态为0。D1D2习题5.7图CP1Q1Q2CP21DC1Rd1DC1RdCP1CP2Q1Q2CPJK(主从)Q(边沿)Q习题5.8图CPRdD1D2D1D2QD1D2CPQQ1DC1Rd1习题5.6图解:主从JK触发器的波形按只能动作一次的特点画出的。5-9边沿JK触发器电路和输入端信号如习题5.9图所示,画出输出端Q的波形。5-10集成JK触发器的电路图如习题5.11图所示。画出输出端QB的波形。设两触发器的初始状态均为0。QQSJ1J2J3CPK1K2K3R1JSdC11KRd&&习题5.11图CPQAQBCPSRJ1J2J3K1K2K31J1KQ习题5.9图直接置1保持置0置0直接置0保持翻转解:根据波形图可知,QA输出的波形为CP的二分频信号,QB输出的波形为CP的四分频信号5.11试用D触发器和适当的门电路构成JK触发器和T触发器。解:见正文。
本文标题:数字电子技术第5章触发器自测练习与习题
链接地址:https://www.777doc.com/doc-2425384 .html