您好,欢迎访问三七文档
当前位置:首页 > 金融/证券 > 综合/其它 > 数字电路与数字逻辑模拟试卷
第1页共2页xx-xx学年第一学期考试试卷(模拟卷)课程数字电路与数字逻辑授课教师考试时间年月日考试班级姓名学号题号一二三四五六七八总分得分(郑重提醒:所有题目答案必须写在专用答题纸上,否则不得分!!!)一、单项选择题(每小题1.5分,共30分。把答案填在指定表格内):1.和二进制数(1100110111.001)等值的十六进制数是()。(A)337.2(B)637.2(C)1467.1(D)C37.42.和二进制数1100对应的格雷码是()。(A)0011(B)1100(C)1010(D)01013.TTL电路中,输出高电平VOH电压的标称值是()。(A)0.3V(B)2.4V(C)3.6V(D)5V4.若干个具有三态输出的电路输出端并联接到一点工作时,必须保证()(A)任何时候最多只能有一个电路处于高阻态,其余应处于工作态。(B)任何时候最多只能有一个电路处于工作态,其余应处于高阻态。(C)任何时候至少要有两个或三个以上电路处于工作态。(D)以上说法都不正确。5.A+B+C+__A+A__B=()(A)A(B)__A(C)1(D)A+B+C6.下列等式不成立的是()(A).BABAA__(B).(A+B)(A+C)=A+BC(C).AB+AC+BC=AB+BC(D).1________BAABBABA7.欲对全班53个同学以二进制代码编码表示,最少需要二进制的位数是()(A)5(B)6(C)10(D)538.一个T触发器,在T=1时,来一个时钟脉冲后,则触发器()。(A)保持原态(B)置0(C)置1(D)翻转9.在CP作用下,欲使D触发器具有Qn+1=__nQ的功能,其D端应接()。(A)1(B)0(C)nQ(D)__nQ10.比较两个两位二进制数A=A1A0和B=B1B0,当AB时输出F=1,则F的表达式是()。(A)__11BAF(B)__01__01BBAAF(C)__00_________11__11BABABAF(D)__00__11BABAF11.能将输出端直接相连,完成线与逻辑的电路有()A.TTL与门B.或门C.三态门D.三极管非门12.若将一TTL异或门(输入端为A,B)当作反相器使用,则A、B端应该按()方式连接。A.A或B中有一个接1B.A或B中有一个接0C.A和B并联使用D.不能实现13.双向数据总线可以采用()构成。A.译码器B.三态门C.与非门D.多路选择器14.下列电路中,属于组合逻辑电路的是()。A.计数器B.寄存器C.数据选择器D.触发器15.组合逻辑电路主要由()组成的。A.触发器B.门电路C.计数器D.寄存器16.若JK触发器的原状态为0,欲在CP作用后仍保持为0状态,则驱动方程应为()。A.J=K=1B.J=1,K=0C.J=0,K=×D.J=×,K=×17.设计36进制的计数器至少需要()个触发器。A.3B.4C.5D.618.一个4位移位寄存器原来的状态为0000,如果串行输入始终为1,则经过4个移位脉冲后寄存器的内容为()。A.0001B.0111C.1110D.1111第2页共2页19.同步时序计数器是指()的计数器。A.由同类型的触发器构成的计数器B.各触发器时钟连在一起,统一由系统时钟控制C.可用前级的输出作后级触发器的时钟D.可用后级的输出作前级触发器的时钟20.ROM电路由地址译码器和存储体构成,若译码器有十条地址输入线,则最多可选通()存储字。(A)10(B)210(C)102(D)410二、填空题:(每空2分,共20分)1.AA;BAA2.0DCBAF的反函数F,其对偶函数为*F。3.TTL门电路的输入端悬空,逻辑上相当于接电平,但容易接受干扰。4.与非门的多余输入端应接电平,或非门的多余输入端应接电平,以保证正常的逻辑功能。5.能够实现“线与”逻辑的TTL门电路叫。6.一个有10条地址线、8位数据输出的ROM芯片,其存储容量为。7.JK触发器的特性方程为。三、是非题:(每小题1分,共10分。正确的打√,错误的打X。答案填在指定表格内)1.一个逻辑函数的对偶式只是将逻辑函数中的原变量换成反变量,反变量换成原变量。2.卡诺图方格中1所对应的最小项之和组成原函数。3.维持阻塞D触发器克服了空翻。4.双向移位寄存器电路中没有组合逻辑电路。5.锁存器是克服了空翻的寄存器。6.或非门组成的RS触发器的约束条件是RS=0。7.经典TTL与非门的输出端不可以直接并联使用。8.两输入端的异或门无法作为非门来使用。9.在计算机系统中,三态门可以组成单向总线,但无法实现双向总线。10.OC结构的与非门工作时,输出端必须外接电阻到电源才可以使用。四、(本题8分)化简具有约束的逻辑函数DCBABCDADCBAY,给定的约束条件为:0DCBADABCABCDDCBADCABDCBACDBA五、(本题8分)试画出维持阻塞D型触发器在下图所示波形作用下的Q端波形。设触发器初始状态为0。六、(本题8分)用一个555定时器及电阻、电容元件构成一个多谐振荡器,要求画出电路图。若给定电阻的阻值只有10kΩ,要求振荡频率为20kHz,则电容元件电容值和占空比各是多少?七、(本题8分)使用十进制计数器74LS160设计二十四进制计数器。八、(本题8分)室内照明灯随意控制电路。规定使用4个床头开关,每个开关均能自由控制室内同一盏灯的亮灭。用八选一数据选择器和门电路设计实现之。
本文标题:数字电路与数字逻辑模拟试卷
链接地址:https://www.777doc.com/doc-2425452 .html