您好,欢迎访问三七文档
数字电路练习题一单选题1在下列各图中,三态与非逻辑对应的逻辑图是()。ALABEN&B≥1C&ABLD&2能从多个输入数据中选择一路输出的逻辑电路,是()。A编码器B译码器C多路分配器D多路选择器(数据选择器)3在下列各图中,或非逻辑对应的逻辑图是()。A≥1B=1C&D≥14对TTL与非门多余输入端的处理,不能将它们()。A接地B与有用输入端并联C悬空D接高电平5以下表达式中符合逻辑运算法则的是()A01BA+1=1CA+A=2AD2AAA6逻辑函数AAF()AAB0C1DA7对于D触发器,欲使1nnQQ,应使输入D=()AQBQC0D18逻辑式ABA=()ABABACABDAA9为实现数据传输的总线结构,要选用以下那种门电路。()A或非B与或非COCD三态10一个班级有47位学生,现采用二进制编码器对每位学生进行编码,则编码器输出至少多少位二进制数才能满足要求()A3B6C8D4711逻辑式FABC可变换为()AFABCBFABCCCBAFDFABC12在逻辑函数的卡诺图化简中,若被合并(画圈所包含)的最小项个数越多,则说明化简后()A该乘积项含因子少B或项个数越少C实现该功能的门电路少D乘积项个数越少13在下列逻辑电路中,不是组合逻辑电路的有()。A全加器B寄存器C编码器D译码器14同步计数器结构含义是指计数器的()A可用前级的输出做后级触发器的时钟B可用后级的输出做前级触发器的时钟C各触发器的时钟端连在一起,统一由系统时钟控制D由同类型的触发器构成15逻辑电路如图所示,已知Q2端输出脉冲的频率为f2,则输入时钟脉冲CP频率为()A2f4B2f2C2f21D2f4116N个触发器可以构成能寄存多少位二进制数码的寄存器。()AN-1BNCN+1DN217JK触发器要实现11nQ时,J、K端的取值为()AJ=0,K=0BJ=0,K=1CJ=1,K=0DJ=1,K=118当维持阻塞型D触发器的异步置1端0dS时,则触发器的次态()。A只与CP有关B只与D有关C与CP和D无关D与CP和D有关19逻辑函数)(ABAF,欲使1F,则AB取值为()A11B10C01D0020一个8选一的数据选择器,其数据输入端有多少个。()A3B1C8D6421对于JK触发器,若J=K,则可完成以下那种触发器的逻辑功能。()ATˊBTCDDRS22一个班级中有五个班委委员,如果要开班委会,必须这五个班委委员全部同意才能召开,其逻辑关系属于()A非逻辑B与或非逻辑C与逻辑D或逻辑23能完成两个1位二进制数相加并考虑到低位来的进位的电路称为()。A编码器B半加器C译码器D全加器24回差电压是以下哪个电路的特性参数。()A时序逻辑电路B多谐振荡器C施密特触发器D单稳态触发器25如下图所示电路中,CP脉冲的频率为4KHZ,则输出端Q的频率为()。A8kHZB4kHZC1KhzD2kHZ26在什么情况下,“与非”运算的结果是逻辑0()A全部输入是1B仅一个输入是0C任一个输入是0D全部输入是027在一个三变量函数中,最小项为()AABBAB+CCAACDABC28欲使JK触发器按nnQQ1工作,可使JK触发器的输入端()AJ=0,K=QBJ=Q,K=QCJ=Q,K=1DJ=K=029存在约束条件的触发器是()AT触发器BJK触发器CRS触发器DD触发器30欲把幅度变化较大的不规则的输入波形变换为幅度一定与宽度一定的矩形脉冲,应选择下面选项中那个电路。()A基本RS触发器B多谐振荡器C施密特触发器D单稳态触发器二填空题1常用2(N)表示N为2进制数,10(N)表示N为2进制数,则102(72)()2已知逻辑电路如下图所示,请写出其对应的输出逻辑表达式3具有置0、置1、保持、翻转功能的触发器是。4寄存器分为数码寄存器和移位寄存器,若将完成并串变化,应选用寄存器5当逻辑函数有n个变量时,共有个变量取值组合6二进制递增计数器从0计到7,需要个触发器7三态门的输出有三种状态分别是:高电平、低电平、___态。8函数1111Y。9二进制数1001000用十进制表示为10若八进制同步递增加法计数器初始状态为0000,当前的状态是0111,下一个输入时钟脉冲后,其内容变为。三判断改错题1如需要判断两个二进制数的大小或相等,可以使用数据比较器()2由与非门构成的基本RS触发器,当R=0,S=1时,则输出状态Q=0。()3若两个逻辑函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。()4四位数值比较器74HC85进行数值比较时,只有四位数全部比较完才能产生比较结果。()5把JK触发器输入端J=K=T,则转换为T触发器()6逻辑函数A⊕B与B⊕A相等()7当维持-阻塞D型触发器的异步置0端DR=0,异步置1端1DS,输入端1D时,则触发器的次态01nQ()8、数据选择器(74HC151)可以实现三变量逻辑输入函数。()9没有数据分配器专用芯片,数据分配器一般是用译码器改接的()10同步时序逻辑电路是指各触发器统一由系统时钟CP控制。()四计算题1试写出逻辑电路图对应的F1、F2、F3的逻辑表达式2用卡诺图化简逻辑函数为最简与或表达式)14,11,3,0()15,9,7,5,1(),,,(dmDCBAF3将JK触发器的输入端J=K=1构成T′触发器,试画出在CP信号作用下T′触发器输出端Q1的电压波形(设触发器的初始状态为0)4试画出电路在CP脉冲作用下,对应输出Q的状态。(设初态为0)。58选1数据选择器(74LS151)如下图所示,试用74LS151实现逻辑函数1(2,4,7)FmABCABCABC,并画出对应的逻辑图。6由74163芯片(74LS163为同步清零,同步置数)构成的计数器如下图所示(1)上图构成了几进制计数器?(2)画出该时序逻辑电路的状态转换图。五材料分析题1已知时序电路如下图所示,问:(1)、判断以下所写的驱动方程是否正确,在第一空格处填写正确、错误,若错误,请在第二空格处改正131K=1nJQ212K=1nJQ3212K=1nnJQQ(2)、判断以下所写的状态方程和输出方程是否正确,在第一空格处填写你的判断结果(正确、错误),若错误,请在第二空格处改正nnnnnnnQQQKQJQ13111111nnnnnnnQQQQQQQ212121121321nnnQQQnnnQQQC321(3)、请将该电路的状态转换表补充完整321nnnQQQ111321nnnQQQC000001010011100101110111(4)描述电路的功能2某组合逻辑电路的真值表如表1所示,A、B、C为输入变量,Y为输出变量ABCY(1)写出该组合电路的标准与或表达式(2)用74138芯片和最少的门电路实现该逻辑功能,并画出其逻辑图(注:已给出138的逻辑图)00000010010001101000101111011111
本文标题:数字电路练习题
链接地址:https://www.777doc.com/doc-2425497 .html