您好,欢迎访问三七文档
七人表决器一.实验目的1.掌握QuartusII软件安装,熟悉QuartusII操作环境。2.初步了解VHDL语言。3.学习使用行为级描述方法设计电路。二.实验原理七人表决器使用7个电平开关作为表决器的7个输入变量,输入为电平“1”时表示表决者“赞同”,输入为电平“0”时表示表决者“不赞同”。当表决器的7个输入变量中有不少于4个输入变量输入“1”,那么表决结果输出逻辑高电平,表示表决“通过”,否则,输出逻辑低电平,表示表决“不通过”。七人表决器的可选设计方案非常多,可以采用使用全加器的组合逻辑。使用VHDL进行设计的时候,可以选择行为级描述、寄存器级描述,结等方法。当采用行为级描述的时候,采用一个变量记载选举通过的总人数。当这个变量的数值大于等于4时,表决通过,绿灯亮;否则表决不通过,黄灯亮。因此,设计时,需要检查每一个输入的电平,并且将逻辑高电平的输入数目进行相加,并且进行判断,从而决定表决是否通过。二.实验内容1.安装QuartusII软件,熟悉QuartusII操作环境。2.使用VHDL实现上述描述。3.波形仿真。4.生成元件以及RTL四.设计提示1.初次接触VHDL应该注意程序的框架结构,数据类型和运算操作符。2.了解变量和信号的区别。3.了解进程内外语句的顺序和并行执行的区别。4.设计文本的端口可如下:《VHDL语言与数字逻辑电路设计》实验指导书-2–设计文本:LIBRARYIEEE;libraryieee;USEIEEE.STD_LOGIC_1164.ALL;USEIEEE.STD_LOGIC_unsigned.ALL;ENTITYvote7ISPORT(men:instd_logic_vector(6downto0);LedPass,LedFail:OUTstd_logic);ENDvote7;ARCHITECTUREbehaveOFvote7ISsignalpass:std_logic;BEGINPROCESS(men)variabletemp:std_logic_vector(2downto0);BEGINtemp:=000;foriin0to6loopif(men(i)='1')thentemp:=temp+1;elsetemp:=temp+0;endif;endloop;pass=temp(2);ENDPROCESS;LedPass='1'WHENpass='1'ELSE'0';LedFail='1'WHENpass='0'ELSE'0';--库和程序包--实体--结构体--结束《VHDL语言与数字逻辑电路设计》实验指导书-3–五.实验报告要求1.记录仿真波形。2.保存生成的元件以及RTL3.书写实验报告时要结构合理,层次分明,在分析描述的时候,注意语言的流畅。
本文标题:七人表决器实验报告
链接地址:https://www.777doc.com/doc-2816032 .html