您好,欢迎访问三七文档
当前位置:首页 > 建筑/环境 > 电气安装工程 > multisim仿真教程555定时电路
第7章集成定时电路内容提要集成定时器555电路是一种数字、模拟混合型的中规模集成电路,是一种能够产生时间延迟和多种脉冲信号的电路,应用十分广泛。本章介绍了第7章集成定时电路555定时电路的基本结构与工作原理,以及555构成多谐振荡器、模拟声响电路、大范围可变占空比方波发生器电路、数字逻辑笔测试电路、接近开关电路和简单的汽车防盗报警电路与计算机仿真设计方法。本章的重点是掌握555电路应用电路的仿真设计与分析方法。555电路是构成应用电路的基础,基本电路是555电路构成的振荡器电路,应用电路多是振荡器电路的变型。7.1555定时电路集成时基电路又称为集成定时器或555电路,是一种数字、模拟混合型的中规模集成电路,应用十分广泛。它是一种产生时间延迟和多种脉冲信号的电路,由于内部电压标准使用了三个5K电阻,故取名555电路。7.1.1555定时电路原理其电路类型有双极型和CMOS型两大类,二者的结构与工作原理类似。几乎所有的双极型产品型号最后的三位数码都是555或556;所有的CMOS产品型号最后四位数码都是7555或7556,二者的逻辑功能和引脚排列完全相同,易于互换。555和7555是单定时器。556和7556是双定时器。双极型的电源电压VCC=+5V~+15V,输出的最大电流可达200mA,CMOS型的电源电压为+3~+18V。555电路的内部电路结构图如图7.1.1所示。它含有两个电压比较器,一个基本RS触发器,一个放电开关管VT,比较器的参考电压由三只5KΩ的电阻器构成的分压器提供。图a内部结构图图b引脚排列图7.1.1555电路的内部电路结构图它们分别使高电平比较器A1的同相输入端和低电平比较器A2的反相输入端的参考电平为和A1与A2的输出端控制RS触发器状态和放电管开关状态。CCV32CCV31当输入信号自6脚输入,即高电平触发输入并超过参考电平时,触发器复位,555的输出端3脚输出低电平,同时放电开关管导通;当输入信号自2脚输入并低于时,触发器置位,555的3脚输出高电平,同时放电开关管截止。CCV32CCV31RST是复位端(4脚),当RST=0,555输出低电平。平时RST端开路或接VCC。CON是控制电压端(5脚),平时输出作为比较器A1的参考电平,当5脚外接一个输入电压,即改变了比较器的参考电平,从而实现对输出的另一种控制,在不接外加电压时,通常接一个0.01μf的电容器到地,起滤波作用,CCV32以消除外来的干扰,以确保参考电平的稳定。VT为放电管,当VT导通时,将给接于脚7的电容器提供低阻放电通路。555定时器主要是与电阻、电容构成充放电电路,并由两个比较器来检测电容器上的电压,以确定输出电平的高低和放电开关管的通断。这就很方便地构成从微秒到数十分钟的延时电路,可方便地构成单稳态触发器,多谐振荡器,施密特触发器等脉冲产生或波形变换电路。7.1.2555构成多谐振荡器如图7.1.2,由555定时器和外接元件R1(R1)、R2(R2)、C构成多谐振荡器,脚2与脚6直接相连。电路没有稳态,仅存在两个暂稳态,电路亦不需要外加触发信号,利用电源通过R1、R2向C充电,以及C通过R1放电,使电路产生振荡。电容C在和之间充电和放电,其波形如图7.1.3所示。输出信号的时间参数是:CCV31CCV32T1=0.7(R1+R2)C,T2=0.7R2CT=T1+T2图7.1.2多谐振荡器电路图7.1.3uc、u0端仿真波形555电路要求R1与R2均应大于或等于1KΩ,但R1+R2应小于或等于3.3MΩ。外部元件的稳定性决定了多谐振荡器的稳定性,555定时器配以少量的元件即可获得较高精度的振荡频率和具有较强的功率输出能力。因此这种形式的多谐振荡器应用很广。
本文标题:multisim仿真教程555定时电路
链接地址:https://www.777doc.com/doc-2883487 .html