您好,欢迎访问三七文档
当前位置:首页 > 电子/通信 > 综合/其它 > 2012微机原理复习题(参考答案)
1一、单项选择题1、8086/8088是()A、个人计算机B、小型计算机C、微机系统D、微处理器2、十六进制30H表示ASCII码字符“0”,那么十六进制39H表示ASCII码字符()A、“E”B、“d”C、“9”D、“%”3、下列4个无符号数十进制整数中,能用8个二进制位表示的是()A、258B、134C、313D、2964、计算机中常用的BCD码是()A、二进制数B、十六进制数C、二进制编码的十进制数D、以上都不对5、微处理器8086从功能上把内部结构分为两大部分,即()A、CPU、ALUB、ALU、BIUC、EU、BIUD、CPU、BIU6、1MB是()A、1000×1000bB、1024×1024bC、1000×1000BD、1024×1024B7、由CS和IP的内容表示的是()A、可执行代码的长度B、当前正在执行的指令的段地址和偏移地址C、下一条待执行的指令的段地址和偏移地址D、代码段的首地址8、8086的IP中存放的是()A、当前正在执行的指令B、下一条要执行的指令C、下一条要执行的指令的偏移地址D、指令中的操作数9、如果(CS)=1800H,(IP)=8000H,则微处理器要执行的下条指令的物理地址为()A、09800HB、26000HC、20000HD、98000H10、8086CPU具有()根地址线,()数据线A、16,16B、16,8C、20,16D、20,811、8086/8088的状态标志有()个,控制标志有()个A、3,6B、6,3C、7,2D、2,712、CPU中运算器的主要功能是()A、算术运算B、逻辑运算C、函数运算和浮点运算D、算术运算和逻辑运算13、当CPU时钟频率为5MHz时,则其一个基本总线周期是()A、0.8usB、500nsC、200nsD、200us14、在8086中,一个基本的总线周期由4个时钟周期(T状态)组成,在T1状态,CPU往总线上发()信息A、状态B、数据C、地址D、其他15、8086CPU访问一次存储器或I/O接口所花的时间,称为一个()A、时钟周期B、总线周期C、指令周期D、基本指令执行时间16、8088的分时复用的数据/地址的宽度为()A、16B、20C、8D、417、8086能访问的存储器空间的大小是()字节A、64KB、1MC、128KD、16M18、8088CPU复位后,程序重新开始执行的逻辑地址是()A、FFFFH:FFF0HB、FFFFH:0000HC、0000H:FFFFHD、0000H:0000H19、8086CPU中,()引脚信号是决定最大或最小工作模式的控制信号。A、IOM/B、MXMN/C、RDT/D、7/SBHE20、8086/8088由最小方式改为最大方式,应改接的引脚是()A、TESTB、LOCKC、7/SBHED、MXMN/21、8086工作在最大方式下,总线控制器使用芯片()2A、8284B、8286C、8288D、828222、为8086提供地址锁存,需要()A、2片8282B、3片8282C、2片8286D、3片828623、8086工作在最小方式下进行写内存操作,引脚IOM/、RDT/是()A、00B、01C、10D、1124、8088工作在最小方式下,引脚IOM/、RDT/、DEN是()表示读I/O端口操作A、101B、110C、100D、11125、受CLI和STI指令控制的中断是()A、NMIB、INTRC、INTnD、单步中断26、在8086/8088微机系统中,可访问的I/O端口地址范围为()A、000H—FFFHB、000H—3FFHC、00000H—FFFFFHD、0000H—FFFFH27、一个数据的有效地址是2140H,(DS)=1016H,则该数据所在内存单元的物理地址为()A、122A0HB、12300HC、03156HD、31600H28、CPU对INTR中断的响应过程是执行()INTA总线周期。A.、1个B、2个C、3个D、4个29、8086在响应中断请求时()A、INTA输出一个负脉冲,将中断类型码从AD0-AD7读入B、INTA输出两个负脉冲,在第一个负脉冲时读入中断类型码C、INTA输出一个负脉冲,再进行一次IO读周期,读取中断类型码D、INTA输出两个负脉冲,在第二个负脉冲时读入中断类型码30、8086用于区分奇地址和偶地址的引脚是()A、BHE;A0B、ALE;A0C、IOM/;A0D、IOM/;BHE32、8086系统中若访问奇存储体的一个字节单元,则此时BHE和A0是()状态A、10B、01C、00D、1133、8086/8088可用来间接寻址的寄存器有()个A、2B、4C、6D、834、现行数据段位于存储器B0000H到B0FFFH字节单元,则段寄存器DS的内容及该段长度(字节数)分别为()A、B000H,1000HB、0000H,0FFFHC、B000H,0FFFHD、B000H,00FFH35、取某条指令,其物理地址=()A、(SS)×10H+SPB、(CS)×10H+IPC、(DS)×10H+偏移地址D、(ES)×10H+偏移地址36、以下寄存器中,与堆栈段无关的寄存器是()A、SPB、BPC、BXD、SS37、指令MOVAX,[BX][SI]中源操作数的寻址方式是()A、寄存器间接寻址B、变址寻址C.相对寻址D、基址变址寻址38、指令MOVAX,ES:[BX][DI]中源操作数的物理地址是()A、16d×(DS)+(BX)+(DI)B、16d×(SS)+(BX)+(DI)C、16d×(CS)+(BX)+(DI)D、16d×(ES)+(BX)+(DI)39、已知AX的内容为5555H,执行XORAX,AX指令后,AX的内容为()A、5555HB、0055HC、5500HD、0000H40、将累加器AX的内容求反,正确的操作是()A、NEGAXB、XORAX,0FFFFHC、TESTAX,AXD、CMPAX,AX41、下列哪条指令不能将AX的内容清零()3A、ANDAX,0B、XORAX,AXC、SUBAX,AXD、CMPAX,AX42、假定(SS)=2000H,(SP)=0100H,(AX)=2107H,执行指令PUSHAX之后,存放数据21H的物理地址是()A、20102HB、20101HC、200FEHD、200FFH43、条件转移指令JNZ的测试条件是()A.、CF=1B、CF=0C、ZF=1D、ZF=044、假设VAR为变量,指令MOVBX,OFFSETVAR源操作数的寻址方式是()A、直接寻址B、间接寻址C、立即数寻址D、存储器寻址45、EPROM存储器对信息保存能力下列说法正确的是()A、只要存储器不受损坏,可永远保存信息B、只要电源不掉电,可永远保存信息C、配有刷新电路,可维持运行中的信息D、不要受到紫外线的照射,可长期保存信息46、EEPROM存储器属于():A、只读存储器B、随机存储器C、动态随机存储器D、静态随机存储器47、用4K×8的存储芯片,构成64K×8的存储器,需使用多少片()A、128片B、16片C、8片D、32片48、DRAM2116(16K×1)外部引脚有()A、7条地址线,2条数据线B、7条地址线,1条数据线C、14条地址线,2条数据线D、14条地址线,1条数据线49、某RAM芯片其存储容量为512K×8位,该芯片的地址线和数据线数目为()。A、8,512B、512,8C、18,8D、19,850、用6116(2K×8)芯片组成一个64KB的存储器,可用来产生地址片选信号的地址线是()A、A0—A10B、A0—A15C、A11—A15D、A10—A1551、6116(2K×8)芯片的片内地址线和数据线分别是()A、A0—A15和D0—D7B、A0—A10和D0—D7C、A0—A11和D0—D7D、A0—A11和D0—D1552、DRAM的主要缺点是()A、存储容量小B、存取速度低C、功耗大D、外围电路复杂53、有一SRAM芯片,地址引脚有10根,数据引脚有4根,该芯片容量是()A、1K×4B、2K×8C、512×4D、1K×854、在数据传送过程中,不需要CPU介入的传送方式是()A、无条件传送B、查询方式传送C、DMA方式D中断方式传送55、在DMA传送过程中,实现总线控制的部件是()A、CPUB、外部设备C、DMACD、存储器56、I/O接口(设备)与CPU交换信息,其状态信息是通过()总线传送给CPU的。A、地址总线B、控制总线C、数据总线D、三者均可57、在8086中断系统中,优先级最高的硬件中断是()A、可屏蔽中断B、除法出错中断C、非屏蔽中断D、单步中断58.以下关于内部中断的叙述,哪一个是正确的():A、中断源来自INTR引脚的硬信号B、执行INTn软中断指令后,可以产生一次内部中断C、内部中断服务程序入口地址不需要存放在中断向量表中D、CLI指令可以关闭内部中断59、8086/8088是向量中断,其中断服务程序的入口地址由()提供A、外部中断源B、CPU的中断逻辑电路4C、从中断控制器中读回中断类型码左移2位D、中断类型码乘4所指向的向量地址表中读出60、8086CPU的中断向量表地址范围是()A、00000H~003FFHB、20000H~203FFHC、00000H~000FFHD、00000H~007FFH61、8086CPU的中断向量表占()字节。A、256B、512C、1024D、204862、中断向量地址是()A、子程序入口地址B、中断服务程序入口地址所在单元的地址C、中断服务程序入口地址D、中断服务程序的返回地址二、填空题1、十进制数无符号数254,用8位二进制表示为【11111110】2、若X=-1,Y=-127,字长n=16,则[X]补=H,[Y]补=H,[X+Y]补=H,[X-Y]补=H。【0FFFFH,0FF81H,0FF80H,007EH】3、一个总线周期至少包括_______个时钟周期,8086通过数据总线对规则字进行一次访问所需______个总线周期,对非规则字进行一次访问则需________个总线周期。【4,1,2】4、8086存储器中,对存放的字,若其低位字节在奇数地址,高位字节在其后相邻的偶数地址,则这样存放的字称为,若其低位字节在偶数地址,高位字节在其后相邻的奇数地址,则这样存放的字称为。【非规则字,规则字】5、根据所传送信息的内容与作用不同,可将系统总线分为________、地址总线和________。【数据总线,控制总线】6、在8086微机系统中,逻辑地址是指在程序和指令中表示的一种地址,它包括两部分:_____和_____。【段地址,段内偏移】7、8086CPU有条数据总线,条地址总线,能寻址的内存物理空间为;而8088CPU则有条外部数据总线。【16,20,1MB,8】8、在8086最小工作方式中,若对存储器进行读操作,则CPU输出控制信号IOM/=,RD=,WR=【1,0,1】9、主频为5MHz的8086CPU,一个基本总线周期是。【0.8us】10、8086CPU从内部功能上可分为_______和_______两个独立的功能部件【BIU,EU】11、8286是位的数据总线收发器芯片,在8086最小方式的典型配置中需片8286【8,2】12、8086/8088CPU中接受不可屏蔽中断是由引脚得到的,接受可屏蔽中断是由引脚得到的【NMI,INTR】13、当ALE=1时,8086/8088CPU的地址/数据总线AD0~AD15上传送的是______信息;当ALE=0时,8086/8088CPU的地址/数据总线AD0~AD15上传送的是_____信息。【地址,数据】14、假设(DS)=0B000H,(BX)=008AH,(0B08AH)=05AEH,(0B08CH)=4000H,当执行LESDI,[BX]后,(DI)=,(ES)=。【05AEH,4000H】15、使用1条指令将寄存器BX高四位取反,指令为________【XORBX,0F000H】16、使用1条指令将寄存器
本文标题:2012微机原理复习题(参考答案)
链接地址:https://www.777doc.com/doc-3004236 .html