您好,欢迎访问三七文档
当前位置:首页 > 电子/通信 > 综合/其它 > 2008级数字电子技术期末考试试卷B
(第1页共5页)湘潭大学2010年上学期2008级《数字电子技术》课程考试试卷(B卷)适用年级专业电子、通信、自动化、建筑智能考试方式闭卷考试时间120分钟学院专业班级学号姓名题号一二三四五六七八九十总分阅卷教师得分一、填空题:(每空1分,共10分)1、数制转换:(11110110)2=()8=()10;(101111.111001)2=()16=()102、写出下列带符号位二进制数(最高位为符号位)的补码。(10101101)2的补码(),(01001101)2的补码()。3、对于一个8位A/D转换器,若最小输出电压增量为0.01V,当输入代码为01110110B时,输出电压VO为()V,若其分辨率用百分数表示,则应为()。4、一个有4096个字节单元的RAM,每个字是4位,此存储器的存储容量为(),它有()根地址线。二、试说明在下列情况下,用万用表测量下图的VI2端得出的电压各为多少?(每小题2分,共10分)。1)VI1悬空;2)VI1接低电平(0.2V);3)VI1接高电平(3.2V);4)VI1经51Ω电阻接地;5)VI1经10KΩ电阻接地。图中的与非门为74系列的TTL电路,万用表使用5V量程,内阻为20KΩ/V。得分得分制卷人签名:制卷日期:审核人签名::审核日期:………………………………………………………………………………………………………………………………………………………………………………………………………………………………………………装……………………订……………………线…………………………………………………………………VVI1VI2(第2页共5页)三、将下列逻辑函数化简为最简“与或”式(每小题5分,共10分)(1)Y=AB’CD+ABC’D+AB’+AD’+AB’C(2)Y(A,B,C,D)=m(0,1,4,6,9,13)+d(3,5,7,11,15)四、用3线-8线译码器74HC138(逻逻辑辑符符号号如如下下图图所所示示))和与非门电路设计一个能产生如下多输出逻辑函数的逻辑电路。(共88分分))..Z1=AC’+A’BC+AB’CZ2=BC+A’B’CZ3=A’BC’+B’C’+ABCZ4=A’B+AB’C得分得分A2A1A0S1S’2S’3Y0Y1Y2Y3Y4Y5Y6Y774138(第3页共5页)五、分析下图所示时序逻辑电路:(1题5分、2题9分,共14分)1、写出各触发器的驱动方程、状态方程和输出方程;2、画出电路的状态转换表和状态转换图,说明电路的功能。六、将函数Y=A(BC)’+((AB’)’+A’B’+BC)’化为与非-与非形式,并画出由与非门构成的逻辑电路图。(8分)得分得分J0K0Q0J1K1Q1J2K2Q211ZCPCP0CP2Q’2Q’0Q’1CP1(第4页共5页)七、试画出采用两片十进制进制加法计数器74LS160(逻辑符号如下图所示)实现23进制计数器的原理图。可以附加必要的门电路,要求采用清零方式完成。74LS160功能表如表1所示。(共10分)表174LS160功能表R’dLD’EPETCP功能0XXXX清零10XX置数1111计数1101X保持1110X保持八、下图所示是由NE555定时器构成的应用电路,试指出其电路名称,并计算相关参数。(8分)得分得分D0D1D2D3R’dEt74LS160RCOEpLD’CPQ0Q1Q2Q3D0D1D2D3R’dEt74LS160RCOEpLD’CPQ0Q1Q2Q3+5V0.47µF762C55558431VO0.01µFR110KΩVi(第5页共5页)九、试用6232SRAM芯片(逻辑图如下图所示,存储容量为4K×8)和2/4译码器设计一个16K×8位的存储系统,画出其逻辑电路图。(共8分)十、设计一个6进制8421BCD码同步加法计数器。要求:用最少的JK边沿触发器和少量的与非门实现。(共14分)得分得分D0D1D2D3D4D5D6D7CS’R/W’6232A0……A12D0D7A11A02/4译码器
本文标题:2008级数字电子技术期末考试试卷B
链接地址:https://www.777doc.com/doc-3086397 .html