您好,欢迎访问三七文档
当前位置:首页 > 电子/通信 > 综合/其它 > 13级数字电子技术—总复习
一、填空题(每空2分)1.数字电路主要是研究电路输出与输入信号之间的关系,故数字电路又称为逻辑电路。2.74ls20芯片内包含是2个,输入逻辑门。3.已知F则=。4.三态门电路的输出有、和3种状态。5.TTL与非门多余的输入端应接。6.驱动共阳极七段数码管的译码器的输出电平为有效。7、CT54系列和CT74系列具有完全相同的电路结构和电气性能参数,所不同的是CT54系列常用于,CT74系列常用于。8、TTL集成JK触发器正常工作时,其dR和dS端应接电平。9、一个JK触发器有个稳态,它可存储位二进制数。10、常用逻辑门电路的真值表如下表所示,则F1、F2、F3分别属于何种常用逻辑门。F1为;F2为;F3为。ABF1F2F30011001011100111110111二进制数只有和两个数码,其加法运算进位规则为。12.74ls20芯片内包含是2个,输入逻辑门。13.数字电路主要是研究电路输出与输入信号之间的。14驱动共阴极七段数码管的译码器的输出电平为有效。15.CMOS电路的特点是:静态功耗。输入电阻高,噪声容限。16.8选1数据选择器在所有输入数据都为1时,其输出标准与或表达式共有个最小项。17.触发器的输出状态由触发器的和状态决定。18.八进制数(34.2)的等值二进制数为;十进制数98的8421BCD码为。19.TTL与非门的多余输入端悬空时,相当于输入电平。20.一个JK触发器有个稳态,它可存储位二进制数。21.74ls20芯片内包含是2个,输入逻辑门。22十进制数(23.76)10对应的二进制数为。8421BCD码为。23在数字电子技术中,被传递、加工和处理的信号是。24描述逻辑函数值与对应变量取值关系的表格叫。25组合逻辑电路的特点是输出状态只与,与电路原有状态。26译码器按其功能的不同分为三种形式:、、。27.计数器中各触发器的时钟脉冲是同一个,触发器状态更新是同时的,这种计数器程。28.逻辑函数L=+A+B+C+D=。29.三态门输出的三种状态分别为:、和。30.JK触发器的特性方程=。二、选择题(每题2分)1.二进制数的权值为()。A.10的幂B.2的幂C.16的幂D.8的幂2.在二进制计数系统中每个变量的取值为()。A.0和1B.0~7C.0~10D.0~163.函数F(A,B,C)=AB+BC+AC的最小项表达式为()。A.F(A,B,C)=∑m(0,2,4)B.F(A,B,C)=∑m(3,5,6,7)C.F(A,B,C)=∑m(0,2,3,4)D.F(A,B,C)=∑m(2,4,6,7)4.逻辑函数Y1=AB和Y2=AB满足()。A.Y1与Y2互为反函数B.Y1与Y2互为对偶式C.Y1与Y2相等D.Y1与Y2既互反也对偶5.集电极开路门(OC门)在使用时,输出端需通过电阻接()。A.地B.电源VCCC.输入端D.以上都可以6.二-十制编码器的输入编码信号应有()。A.2个B.4个C.8个D.10个7.从多个输入数据中选择其中一个输出的电路是()。A.数据分配器B.数据选择器C.数值比较器D.编码器8.加/减计数器的功能是()A.既能进行加法计数又能进行减法计数B.加法计数和减法计数同时进行C.既能进行二进制计数又能进行十进制计数D.既能进行同步计数又能进行异步计数9.为了提高555定时器组成的多谐振荡器的频率,对外接R、C值改变应为()A.同时增大R、C的值B.同时减小R、C的值C.同比减小R、增大C的值D.同比减小C、增大R的值10.已知74LS138译码器的输入三个使能端(STA=1,=0,=0)时,地址码A2A1A0=011,则输出是()。A.11111101B.10111111C.11110111D.1111111111.L=AB+C的对偶式为:()。A、A+BC;B、(A+B)C;C、A+B+C;D、ABC;12.半加器和的输出端与输入端的逻辑关系是()。A、与非B、或非C、与或非D、异或13.TTL集成电路74LS138是3-8线译码器,译码器为输出低电平有效,若输入为A2A1A0=101时,输出:为()。A.00100000B.11011111C.11110111D.0000010014.属于组合逻辑电路的部件是()。A、编码器B、寄存器C、触发器D、计数器15.下列数字中,不是余3码的是()A.1011B.1010C.0000D.011016.n个变量最小项的个数共有()。A.2nB.n2C.2nD.2n-117.二-十制编码器的输入编码信号应有()。A.2个B.4个C.8个D.10个18.由与非门组成的同步RS触发器在CP=1时,输入R和S信号同时由1变为0时,输出状态为()。A.0状态B.1状态C.状态不变D.状态不确定19.从多个输入数据中选择其中一个输出的电路是()。A.数据分配器B.数据选择器C.数值比较器D.编码器20.输出低电平有效的二-十进制译码器输出5Y=0时,它的输入代码为()。A.0101B.0011C.1001D.011121.构成计数器的主要电路是()。A.与非门B.或非门C.触发器D.组合逻辑电路22.加/减计数器的功能是()A.既能进行加法计数又能进行减法计数B.加法计数和减法计数同时进行C.既能进行二进制计数又能进行十进制计数D.既能进行同步计数又能进行异步计数23.为了提高555定时器组成的多谐振荡器的频率,对外接R、C值改变应为()A.同时增大R、C的值B.同时减小R、C的值C.同比减小R、增大C的值D.同比减小C、增大R的值24.已知74LS138译码器的输入三个使能端(STA=1,=0,=0)时,地址码A2A1A0=011,则输出Y7~Y0是()。A.11111101B.10111111C.11110111D.1111111111.请判断以下哪个电路不是时序逻辑电路()。A、计数器B、寄存器C、译码器D、触发器25.下列几种TTL电路中,输出端可实现线与功能的电路是()。A、或非门B、与非门C、异或门D、OC门26.设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。27.图中所示电路为由555定时器构成的()。A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器三、判断题(每题1分)()1.余3BCD码是用3位二进制数表示1位十进制数。()2.同或门一个输入端接高电平时,可作反相器使用。()3.卡诺图化简逻辑函数的本质就是合并相邻最小项。()4.CMOS传输门可输出高电平、低电平和高阻态三个状态。()5.组合逻辑电路全部由门电路组成。()6.异步计数器中的各个触发器必须具有翻转功能。()7.4位二进制计数器也是一个十六分频电路。()8.施密特触发器可将输入的模拟信号变换成矩形脉冲输出。()9.数据选择器用以将一个输入数据分配到多个制定输出端上的电路。()10.边沿JK触发器在时钟脉冲CP=1期间,J、K输入信号发生变化时,对输出Q的状态随之变化。()11.列逻辑函数真值表时,若变量在表中的位置变化,就可以列出不同的真值表。()12.二进制数转化为十进制数的方法是各位加权系数之和。()13.无论变量如何取值,几个最小项之和都是零,则这几个最小项需是无关项。()14.2输入或非门的一个输入端接低电平时,可构成非门。()15.数值比较器是用于比较两组二进制数大小或相等的电路。()16.优先编码器只对多个输入编码信号中优先权最高的信号进行编码()17.同步计数器和异步计数器串行级联后变为异步计数器。()18.改变多谐振荡器外接电阻R和电容C的大小,可改变输出脉冲的频率。()19.异步计数器的计数速度比同步计数器快。()20.同步JK触发器在时钟脉冲CP=1期间,J、K输入信号发生变化时,对输出Q的状态不会有影响。()21.二进制数的权值是10的幂。()22.BCD码是用4位二进制数表示1位十进制数。()23.逻辑函数的标准与-或式又称为最小项表达式,他是唯一的。()24.74LS20和CC4012这两种芯片所完成的逻辑功能是一样的。()25.多个集电极开路门(OC门)输出端并联且通过电阻接电源时,可实现线与。()26.译码器的功能和编码器正好相反,它是将输入的二进制代码译成相应的电平信号输出。()27.同步RS触发器在CP=1期间,输出状态随输入R、S端的信号变化。()28.上升沿D触发器在输入D=1时,输入时钟脉冲CP上升沿后,触发器只能翻到1的状态。()29.由触发器组成的电路是时序逻辑电路。()30.同步时序逻辑电路的分析方法和异步时序逻辑电路的分析方法完全相同。四、用卡诺图化简下列逻辑函数为最简与-或表达式。(每小题5分)1.BDABCDCADCBACDBAY2.Y(A、B、C、D)=∑m(0,1,4,5,9,10,11,13,15)3.YABACBC4.Y(A、B、C、D)=∑m(0,2,5,7,8,10,12,14,15)五、分析及画图题(共36分)1.请分析改图所完成的功能,并回答问题。(16分)(1)写出驱动方程、状态方程,列出状态转换真值表。(2)请根据CP画出Q0,Q1,Q2,Q3的时序图。(3)请分析该电路完成的功能。CRLDCTPCTTD3D2D1D0Q3Q2Q1Q0CO74LS161CPCP“1”“1”“1”2.试用3线—8线译码器74LS138和门电路实现下列函数。(10分)Z(A、B、C)=AC+AB3.74LS161是同步4位二进制加法计数器,试分析下列电路是几进制计数器,并画出其状态图和波形图。(10分)FF01J1KRC1Q0Q1Q2Q3FF11J1KRC1FF21J1KRC1FF31J1KRC11CPRDSTAY7Y5Y6Y4Y3Y2Y1Y0STCSTBA0A1A274LS138CRLDCTPCTTD3D2D1D0Q3Q2Q1Q0CO74LS161CPCP&“1”“1”“1”4.请分析改图所完成的功能,并回答问题。(14分)(4)写出驱动方程、状态方程,列出状态转换真值表。(5)请根据CP画出Q0,Q1,Q2,Q3的时序图。(6)请分析该电路完成的功能。5.要求用与非门设计一个三人表决用的组合逻辑电路图,只要有2票或3票同意,表决就通过。要求写出真值表,表达式和逻辑图。(12分)6.请分析改图所完成的功能,并回答问题。(14分)(1)写出驱动方程、状态方程,列出状态转换真值表。(2)请根据CP画出Q0,Q1,Q2,Q3的时序图。(3)请分析该电路完成的功能。FF01J1KRC1Q0Q1Q2Q3FF11J1KRC1FF21J1KRC1FF31J1KRC11CPRDCO
本文标题:13级数字电子技术—总复习
链接地址:https://www.777doc.com/doc-3098725 .html