您好,欢迎访问三七文档
当前位置:首页 > 电子/通信 > 综合/其它 > 期末考试《数字电子技术基础》试题he参考答案
试卷一填空题(每空1分,共20分)1、与非门的逻辑功能为。(全1出0,有0出1)2、数字信号的特点是在上和上都是断续变化的,其高电平和低电平常用和来表示。3、三态门的“三态”指,和。4、逻辑代数的三个重要规则是、、。5、为了实现高的频率稳定度,常采用振荡器;单稳态触发器受到外触发时进入态6、同步RS触发器中R、S为电平有效,基本R、S触发器中R、S为电平有效7、在进行A/D转换时,常按下面四个步骤进行,、、、。二、选择题(每题1分,共10分)1、有八个触发器的二进制计数器,它们最多有()种计数状态。A、8;B、16;C、256;D、642、下列触发器中上升沿触发的是()。A、主从RS触发器;B、JK触发器;C、T触发器;D、D触发器3、下式中与非门表达式为(),或门表达式为()。A、Y=A+B;B、Y=AB;C、Y=BA;D、Y=AB4、十二进制加法计数器需要()个触发器构成。A、8;B、16;C、4;D、35、逻辑电路如右图,函数式为()。A、F=AB+C;B、F=AB+C;C、F=CAB;D、F=A+BC6、逻辑函数F=AB+BC的最小项表达式为()A、F=m2+m3+m6B、F=m2+m3+m7C、F=m3+m6+m7D、F=m3+m4+m77、74LS138译码器有(),74LS148编码器有()A、三个输入端,三个输出端;B、八个输入端,八个输出端;C、三个输入端,八个输出端;D、八个输入端,三个输出端。8、单稳态触发器的输出状态有()A、一个稳态、一个暂态B、两个稳态C、只有一个稳态D、没有稳态三、判断(每题1分,共10分):1、逻辑变量的取值,1比0大。(×)2、对于MOS门电路多余端可以悬空。(×)3、计数器的模是指对输入的计数脉冲的个数。(×)4、JK触发器的输入端J悬空,则相当于J=0。(×)5、时序电路的输出状态仅与此刻输入变量有关。(×)6、RS触发器的输出状态QN+1与原输出状态QN无关。(×)7、JK触发器的J=K=1变成T触发器。(×)8、各种功能触发器之间可以相互转换。(√)9、优先编码只对优先级别高的信息进行编码。(×)10、组合逻辑电路中产生竞争冒险的主要原因是输入信号受到尖峰干扰。(×)四、数制转化(每题2分,共10分):1、(11110.11)2=()102、(1100011.011)2=()8=()163、(374.51)10=()8421BCD五、逻辑函数化简(每题5分,共10分):1、用公式法化简逻辑函数F=A(B+C)+A(B+C)+BCDE+BC(D+E)F2、用卡诺图法化简逻辑函数F=∑m(1,3,8,9,10,11,14,15)六、分析电路:(每题10分,共20分)1.八路数据选择器构成的电路如图所示,A2、A1、A0为数据输入端,根据图中对D0~D7的设置,写出该电路所实现函数Y的表达式。2.如图所示为利用74LS161的同步置数功能构成的计数器分析(1)当D3D2D1D0=0000时为几进制计数器?(2)当D3D2D1D0=0001时为几进制计数器?七、设计电路(共10分)为提高报警信号的可靠性,在有关部位安置了3个同类型的危险报警器,只有当3个危险报警器中至少有两个指示危险时,才实现关机操作。试画出具有该功能的逻辑电路。答案(一)一、填空题1.全1出0,有0出12.时间、幅值、1、03.高电平,低电平,高阻状态4.代入规则对偶规则反演规则5.石英晶体暂稳态6.高低7.采样保持量化编码二、选择题1.C2.D3.DA4.C5.A6.C7.A8.A三、判断题1.×2.×3.×4.×5.×6.×7.×8.√9.×10.×四、数制转化:1、(11110.11)2=(30.75)102、(1100011.011)2=(143.3)8=(63.6)163、(374.51)10=(1101110100.01010001)8421BCD五、逻辑函数化简F=BC+AC+AB2、F=AB+AC+BD六、分析电路1、F=ABC+ABC+ABC2、(1)当D3D2D1D0=0000时为八进制计数器;(2)当D3D2D1D0=0001时为七进制计数器。七、设计电路列真值表:逻辑表达式:ABCCABCBABCAL3.化简得:ACBCABL用于非门实现:ACBCABACBCABL4.画逻辑图:真值表:ABCL00000101001110010111011100010111
本文标题:期末考试《数字电子技术基础》试题he参考答案
链接地址:https://www.777doc.com/doc-3113272 .html