您好,欢迎访问三七文档
当前位置:首页 > 行业资料 > 其它行业文档 > 第三章 原理图输入设计方法
1第3章原理图输入设计方法MAX+plusII的图形编辑器为用户提供所见即所得的设计环境,提供了功能强大,直观便捷和操作灵活的原理图输入设计功能,同时还配备了适用于各种需要的元件库,更为重要的是,MAX+plusII还提供了原理图输入的多层次设计功能,使用户能设计更大规模的电路系统。2一、原理图设计方法以原理图进行设计的主要内容在于元件的引入与线的连接。当设计系统比较复杂时,将整个电路划分为若干相对独立的模块来分别设计。当对系统很了解且对系统速率要求较高时,或设计大系统中对时间特性要求较高的部分时,可以采用原理图输入方法。这种输入方法效率较低,但容易实现仿真,便于对信号的观察及电路的调整。3内附逻辑函数子目录“edif”下存放的是一些符合EDIF格式的元件。子目录“prim”下存放的是数字电路中一些常用的基本元件库,例如AND、OR、VCC、GND、INPUT、OUTPUT等。子目录“mf”下存放的是数字电路中一些中规模器件库,包括常用的74系列逻辑器件等。将这些逻辑电路直接运用在逻辑电路图的设计上,可以简化许多设计工作。子目录“mega_lpm”下存放的是一些比较大的并可做参数设置的元件,使用中需要对其参数进行设置。4原理图编辑流程建立设计文件夹进入原理图设计系统输入元件元件的编辑连线命名保存文件将当前设计项目设置成工程文件5“prim”子目录下的元件库6将当前项目设置为工程文件7二、1位全加器设计向导1位全加器可以用两个半加器及一个或门连接而成,因此需要首先完成半加器的设计。以下将给出使用原理图输入的方法进行半加器底层元件设计和层次化设计全加器的主要步骤与方法,其主要流程与数字系统设计的一般流程基本一致。8首先建立新目录!为设计工程建立一个新的目录---WORK库新建目录9打开原理图编辑窗选原理图编辑器10用鼠标双击图面基本逻辑器件库,双击之二输入与门11用键盘打入输入引脚名,并回车同样方法引进输出引脚12完成半加器原理图的设计13将半加器原理图存盘文件取名为adderh.gdf14将半加器变成一单一元件,并入库注意,选此操作,可将当前文件变成原理图元件入库!15将当前设计文件设定为工程文件注意,此路径的指示文件始终指向当前的工程文件!16开始编译/综合工程文件---半加器消掉此设置1718为顶层设计文件--全加器的设计另建一原理图编辑窗19双击此元件打开原理图编辑窗设计全加器原理图存盘!将当前文件设置成工程文件!20编译/综合前选定适配元件消去QUARTUS设置选择适配器件再选择适当的器件,以下假设所选的器件是EPM7128SLC84-6选择器件系列21编译!22选择波形编辑器仿真测试全加器的逻辑功能建立波形仿真文件输入测试信号23输入测试信号全加器端口信号按此键24设置输入信号电平,启动仿真器启动仿真器25时序仿真逻辑测试正确26引脚锁定和编程下载提醒:引脚锁定后需要将文件再编译一次,以便将引脚信息扁人下载文件中
本文标题:第三章 原理图输入设计方法
链接地址:https://www.777doc.com/doc-3158646 .html