您好,欢迎访问三七文档
当前位置:首页 > 商业/管理/HR > 信息化管理 > 引脚功能与内部结构图
3.3引脚功能与内部结构图新编电类专业计算机基础引言目录引脚功能内部结构框图单片机的应用生活中单片机无处不在应用单片机的概念单片机?单片机的概念单片机就是将所有复杂功能部件集成到一片单独的集成电路芯片上。CPU存储器外围设备单片机硬件的学习半导体技术飞速发展硬件工程师缺乏硬件集成度越来越高不太懂硬件,也能在硬件上开发软件本书采用“单片机+外部存储器”从原理上进行学习将已集成的“单片机”又拆分开进行研究引言目录引脚功能内部结构框图8051单片机实物图直插式贴片式VCCVSSXTAL2XTAL18051RSTALE/PROGEAPSENP3.6/P3.7/P1.0P1.1P1.2P1.3P1.4P1.5P1.6P1.7P3.1P3.0P3.2P3.5P3.4P3.3P0.0/AD0P0.1/AD1P0.2/AD2P0.3/AD3P0.4/AD4P0.5/AD5P0.6/AD6P0.7/AD7P2.7/A15P2.6/A14P2.5/A13P2.4/A12P2.3/A11P2.2/A10P2.1/A9P2.0/A8WRRD8051单片机引脚图VCCVSSXTAL2XTAL18051ALE/PROGEAPSENP2.0/A8P0.0/AD0P0.1/AD1P0.2/AD2P0.3/AD3P0.4/AD4P0.5/AD5P0.6/AD6P0.7/AD7P2.7/A15P2.6/A14P2.5/A13P2.4/A12P2.3/A11P2.2/A10P2.1/A9P3.0P1.7P3.6/P1.0P1.1P1.2P1.3P1.4P1.5P1.6P3.1P3.2P3.5P3.4P3.3WRRDP3.7/将单片机内部寄存器初始化为指定状态,系统更稳定RST:复位引脚,高电平有效电源、地时钟VCC:+5V电源输入引脚VSS:接地引脚为单片机提供“能量”连接晶体振荡电路,为CPU提供“脉搏”XTAL2:反相放大器输出XTAL1:反相放大器输入复位上电时,令单片机内部寄存器处于指定状态,使系统更“可靠”RST:复位引脚,高电平有效RSTI:Input,用于采集信号4组I/O口,每组包括8根并行线。O:Output,用于输出地址、数据信号8051单片机引脚图8051P1.0P1.1P1.2P1.3P1.4P1.5P1.6P1.7P0.0/AD0P0.1/AD1P0.2/AD2P0.3/AD3P0.4/AD4P0.5/AD5P0.6/AD6P0.7/AD7P2.7/A15P2.6/A14P2.5/A13P2.4/A12P2.3/A11P2.2/A10P2.1/A9P2.0/A8P0口8位开漏双向I/O口,使用片外部存储器时,可作为地址(低8位)与数据复用总线,能驱动8个TTL。P2口8位准双向I/O口,使用片外部存储器时,可作为地址(高8位)与数据复用总线,能驱动4个TTL。P3口8位准双向I/O口,能驱动4个TTL。P3.7/P3.6/P3.1P3.0P3.2P3.5P3.4P3.3WRRDVCCVSSXTAL2XTAL1RSTALE/PROGEAPSENP1口8位准双向I/O口,能驱动4个TTL。8051单片机引脚图8051ALE/PROGVCCVSSXTAL2XTAL1P0.0/AD0P0.1/AD1P0.2/AD2P0.3/AD3P0.4/AD4P0.5/AD5P0.6/AD6P0.7/AD7P2.7/A15P2.6/A14P2.5/A13P2.4/A12P2.3/A11P2.2/A10P2.1/A9P2.0/A8RSTP1.0P1.1P1.2P1.3P1.4P1.5P1.6P1.7P3.1P3.0P3.2P3.5P3.4P3.3P3.6/WREAP3.7/RDPSENP3.6/WR:片外数据存储器写选通,低电平有效;P3.7/RD:片外数据存储器读选通,低电平有效;P3.7/PSEN:片外程序存储器选通,低电平有效。存储器选通EA程序存储器访问允许信号,决定CPU最初访问的程序存储器。+5V8051外部程序存储器EA引脚的使用EA地址线数据线控制线程序存储器GNDCPU先访问单片机内部程序存储器,内部存储器不够用时,CPU自动访问外部程序存储器。CPU不访问单片机内部程序存储器,只访问外部程序存储器Altair-8031Small都是采用外部存储器I:Input,用于采集信号4组I/O口,每组包括8根并行线。O:Output,用于输出地址、数据信号8051单片机引脚图存储器选通EA程序存储器访问允许信号,决定CPU最初访问的程序存储器。P3.6/WR:片外数据存储器写选通,低电平有效;P3.7/RD:片外数据存储器读通,低电平有效;P3.7/PSEN:片外程序存储器选通,低电平有效。ALE地址锁存允许信号,外扩存储器时,使用P0复用输出地址、数据信号,ALE产生锁存地址的控制信号。8051ALE/PROGVCCVSSXTAL2XTAL1P0.0/AD0P0.1/AD1P0.2/AD2P0.3/AD3P0.4/AD4P0.5/AD5P0.6/AD6P0.7/AD7P2.7/A15P2.6/A14P2.5/A13P2.4/A12P2.3/A11P2.2/A10P2.1/A9P2.0/A8RSTP1.0P1.1P1.2P1.3P1.4P1.5P1.6P1.7P3.1P3.0P3.2P3.5P3.4P3.3P3.6/WRP3.7/RDEAPSEN不同类型51系列单片机ISPFLASH程序存储器型号80C31Small内部存储器RAMP89V51RB280C31定时/计数器I/O口串行接口中断最大频率MHz编程器,成本高并行接口,线多编程时,频繁插入拔下芯片,麻烦,且易损坏芯片成本低串行接口,线少直接在系统板上编程,简单方便在系统编程(In-SystemProgramming)无有有无16K128字节128字节16K1024字节2个无4个32个32个32个无UARTUART/SPI5个无6个121240引言目录引脚功能内部结构框图微型计算机系统框图CPURAMROM接口电路控制总线数据总线数据CPU将数据(指令)在存储器中的地址放到地址总线上CPU在控制总线上发送一个读或写的信号读操作从存储器指定位置读出数据并放在数据总线上写操作是CPU将数据输出到数据总线上数据CPU通过地址、数据和控制总线连接RAM、ROM。地址总线地址8051内部结构框图程序计数器的内容被放到地址总线上P0口输出8位地址信号,通过ALE信号锁存P0口作为数据总线,读取外部存储器中存放的机器指令指令通过数据总线送到指令寄存器,再由指令寄存器传送到指令译码器,指令译码器根据指令内容通过时序产生控制信号8051内部结构框图指令为逻辑运算指令:传送到逻辑运算单元进行相应的运算结果溢出或者为0等8位数据表现不不出来的状态,则放到程序状态字寄存器中运算结果存入累加器ACC中
本文标题:引脚功能与内部结构图
链接地址:https://www.777doc.com/doc-3230751 .html