您好,欢迎访问三七文档
当前位置:首页 > 电子/通信 > 综合/其它 > 《微机原理、汇编语言与接口技术》复习练习题与答案(NEW)
第1页共18页1《微机原理与接口技术》复习练习题与答案一、填空题1、8086/8088CPU内部结构按功能分为两部分,即由执行单元和总线接口单元组成。2、若CPU的数据线宽度为16位,则它的字长为16位;地址线宽度为20位,则它的寻址空间为1MB。3、8086CPU为了适应各种应用场合有两种工作模式,即是最小模式和最大模式。4、8086/8088CPU复位后,CS的内容为0FFFFH,IP的内容为0000H。5、8086的16位标志寄存器包括6个状态标志位和3个控制标志位。6、计算机的I/O端口地址的编址方式有统一编址和独立编址,而8086CPU寻址外设采用独立编址方式。7、CPU与外设间有4种I/O信息传送方式,即无条件传送、查询传送中断传送、直接存储器存取(DMA)。8、若某输出外设的I/O接中的数据端口地址为100H,要将字节数据从8086CPU输出到外设的指令是MOVDX,100H和OUTDX,AL。9、响应可屏蔽中断INTR的条件是控制标志IF=1。10、若8253的某一计数器用于输出方波,该计数器的工作方式为3;若该计数器输入频率为100KHz,输出方波频率为10KHz,则计数初值应设为10。11、串行通信协议分为异步通信和同步通信。12、波特率是指单位时间内传送二进制数据的位数。13、8088组成的系统中,存储器分若干个不超过64K字节的段。14、当8088CPU的INTR端输入一个高电平时,可屏蔽中断获得了中断请求。15、8088工作于最小工作模式时,控制总线由CPU本身产生,工作于最大工作模式时,控制总线由总线控制器8288产生。16、数据的并行I/O方式是以字节或字为单位进行传送;数据的串行I/O方式是以位为单位进行传送。17、从地址/数据复用线中分离出地址信息需用逻辑芯片锁存器,地址/数据复用线中的双向数据传送需用逻辑芯片双向缓冲器。18、中断优先权管理的方法有软件查询法、硬件菊花链法、和专用芯片法。19、若8253的某一计数器用于输出方波,该计数器的工作方式为3;若该计数器的输第2页共18页入频率为100KHz,输出方波频率为10KHz,则计数初值应设置为10。20、在8259初始化控制字中,ICW1和ICW2为必写控制字,21、8237A的四种工作方式为单字节传送、块传送、请求传送、级连方式。22、ADC0809是逐次逼近型A/D转换芯片,有8个模拟通道,23、串行通信线路有三种连接方式,即单工方式、半双工方式和全双工方式。24、8086CPU时钟频率为5MHZ时,它的典型总线周期为800ns。25、可编程定时/计数器8253内含3个计数器,每个计数器的三个引脚为CLK、GATE和OUT。26、8255有多种工作方式,A口有3种工作方式,B口有2种工作方式,C口有1种工作方式。27、8086CPU寻址外设为独立编址方式,使用专门的I/O指令为IN以及OUT。28、总线是连接多个装置或功能部件的一组公共信号线。29、8259有高电平和边沿两种触发方式。30、根据中断请求来自外部或来自内部,中断分为硬件中断和软件中断。31、某微机系统采用一块8253芯片,时钟频率为1MHz。若要求通道0工作于方式3,输出的方波周期为0.5ms,则计数值应设定为__500__,通道控制字应设定为___36H_或37H____。32、8086的中断向量表位于内存的_00000H~003FFH_区域,它可以容纳_256__个中断向量,每一个向量占__4__个字节。33、若8086CPU引脚状态是M/=1,=1,=0,则此时执行的操作是_存储器的写操作。34、多片8259A级联时,主片必须采用的嵌套方式是特殊全嵌套方式。35、8251芯片中设立了_奇/偶错____、__帧格式错和__溢出错__三种出错标志。36、8259A共有_7_个可编程的寄存器,它们分别用于接受CPU送来的_初始化命令字和__操作__命令字。37、8086CPU的MXMN/引脚的作用是__决定CPU工作在什么模式(最小/最大)__。38、8086中引脚BHE信号有效的含义表示__高8位数据线D15~D8有效__。39、一个串行异步通信的字符格式由一个起始位,7个数据位,一个奇偶效验位和一个停止位构成,若每秒传送240个字符,则数据传送的波特率是__2400Bd__,传送每位信息所占用的时间是__0.417ms__。第3页共18页40、CPU在执行INAL,DX指令时,M/引脚为低电平,为低电平。41、汇编指令通常包括操作码和操作数两部分。二、单项选择题1、8086/8088CPU与慢速的存储器或I/O接口之间为了使速度能匹配,有时需要在(C)状态之间插入若干个等待周期TW。A、T1和T2;B、T2和T3;C、T3和T4;D、随机。2、在并行可编程电路8255中,8位的I/O端口共有(C)。A、1个;B、2个;C、、3个;D、4个。3、可编程定时/计数器电路8253的工作方式共有(D)。A、3种;B、4种;C、5种;D、6种。4、8086系统中外设请求总线控制权是通过控制线(C)。A、NMI;B、TEST;C、HOLD;D、INTR。5、可用作总线控制器的接口芯片是(C)。A、8255;B、8251;C、8288;D、8237A。6、PC/XT机的有效I/O端口地址范围是(B)。A、0~0FFH;B、0~3FFH;C、0~FFFFH;D、0~FFFFFH。7、当微机系统工作在DMA方式时,该系统的地址信号是由(B)提供的。A、微处理器;B、DMA控制器;C、中断控制器;D、总线控制器。8、中断号为16H的中断向量在中断向量表的首址为(A)。A、58H;B、60H;C、62H;D、64H。9、8259的中断屏蔽寄存器为(B)。A、IRR;B、IMR;C、ISR;D、都不是。10、DAC0832是(B)位的数模转换芯片。A、4;B、8;C、12;D、16。11、8088CPU工作在最小模式,(D)引脚接+5V.A.RDT/B.WRC.DEND.MXMN/12、CPU对存储器访问时,地址线和数据线的有效时间关系为(B)。A.同时有效B.地址线先有效C.数据线先有效D.同时无效13、常用接口芯片74LS245是(B)。第4页共18页A.锁存器B.缓冲器C.计数器D.反相器14、通常一个外设的状态信息在状态端口内占有(A)位。A.1B.2C.8D.1615、通常8088CPU在(A)时刻采样READY信号,若无效在T3和T4之间插入Tw。A.T3下降沿B.T2上升沿C.T3上升沿D.T4下降沿16、8088CPU中断优先级顺序为(D)。A.NMI中断、INTR中断、软中断B.NMI中断、软中断、INTR中断C.软中断、INTR中断、NMI中断D.软中断、NMI中断、INTR中断17、若总线频率为8MHz,32位数据传送,总线带宽为(C)。A.8MB/SB.16MB/SC.32MB/SD.64MB/S18、当微机系统工作在DMA方式时,该系统的地址信号是由(B)提供的。A.微处理器B.DMA控制器C.中断控制器D.总线控制器19、分辨率为16位的DAC能给出满量程电压的(D)分辨能力。A.1/255B.1/127C.1/511D.1/6553520、RS-232标准定义的表示数据信号逻辑“1”的电平为(B)。A.+5V~+15V间任一电压B.-15V~-5V间任一电压C.+5VD.0V21、用8259A管理优先级时,当一个中断请求服务结束后,其中断源的优先级降为最低,其余中断源优先级也相应变化,这是一种(A)方式。A.自动循环B.完全嵌套C.特殊循环D.特殊屏蔽22、异步通信方式的时钟频率可以选择波特率的(D)倍四种之一。A.1,2,4,5B.1,8,16,32C.2,16,32,64D.1,16,32,6423、8255A的方式选择控制字应写入(D)。A.A口B.B口C.C口D.控制口24、两片8259A构成级联方式的中断控制器,可连(C)中断源。A.8B.16C.15D.2425、8086CPU用ALE的下降沿将T1期间出现的(A)信息锁存在外部地址锁存器中。A.A0~A19B.C.A和BD.D0~D1526、若8259A工作在优先级自动循环方式,则IRQ3的中断请求被响应并且服务完毕后,优先权最高的中断源是(D)。第5页共18页A.IRQ0B.IRQ2C.IRQ3D.IRQ427、最小模式下,数据收发器进行数据接收时,/DTR和DEN引脚分别为(C)电平。A、高,高B、高,低C、低,低D、低,高28、微处理器与外设传送数据的过程中,只由硬件完成不需软件支持的方式(A)。A、DMAB、无条件C、查询D、中断29、当IF=0,8088/8086CPU不响应(B)中断请求。A.INTNB.INTRC.NMID.INTO30、设串行异步通信时,数据传送的速率是400字符/秒,每个字符为12位二进制数据,则传送的波特率是(C)。A、1200B、2400C、4800D、9600三、是非题1、8086CPU和8088CPU都是16位微处理器芯片(×)。2、规则字即存放字数据的存储单元地址必顺为偶地址(√)。3、IP中存放的是正在执行的指令的偏移地址(√)。4、USB1.0的数据传输速率可达480Mbps(×)。5、ADC0809是8位逐次逼近型A/D转换芯片(√)。6、RS-232C的电平与TTL电平相同(×)。7、DMA传送方式无需CPU干预,直接进行数据传送(√)。8、8295的特殊屏蔽方式,对低于正在服务中断程序的中断请求给予响应处理(√)。9、8253在工作方式设定时总是先写计数初值再写控制字(×)。10、异步通信数据传送速率要比同步通信的低(√)。11、8086CPU中,数据线D0~D15和地址线A0~A15为复用引脚。(√)12、一个I/O接口中必须要有数据、控制和状态端口。(×)13、执行INT10H时,中服程序的入口地址在00040H开始存放。(√)14、异步串行通信中加入奇偶校检位具有纠错功能。(×)15、ADC0809可对8路模拟信号同时进行A/D转换。(×)16、显示器内存是双端口内存。(√)17、可编程定时/计数器8253中含三个独立的16位计数器。(√)18、在8259级联系统中,作为主片的8259A的某些IR引脚连接从片,同时也可以在另一些第6页共18页IR引脚上直接连接外设的中断请求信号端。(√)19、8253的计数器在不同的工作方式中,计数到0时,都会从OUT输出一个相同的波形信号。(×)20、8251的溢出错误指示CPU还未取走前一个数据,接收移位寄存器又将接收到的一个新数据送至输入缓冲器。(√)21、对于非屏蔽中断申请,CPU响应条件为CPU允许中断和执行完现行指令。(×)22、用软件确定中断优先权时,只要改变查询的顺序,即可以改变中断的优先权。(√)23、8259级联特殊全嵌套方式,从片向主片发出连续两次以上中断请求不处理。(×)24、总线控制器8288专门用于8086最大模式下产生控制信号。(√)25、8253工作在方式0时,计数过程结束能自动装入计数初值继续进行计数。(×)26、74LS138是3-8译码器。(√)27、通常并行I/O接口的速度比串行I/O接口的快。(√)28、堆栈操作应满足先进先出原则。(×)四、简答题1、8086CPU分为哪两个部分?各部分主要由哪些部件组成?主要进行哪些操作?答:8086CPU按功能结构来说,主要由总线接口部件BIU和执行部件EU组成。总线接口部件的作用是负责与存储器或I/O端口传送数据,总线接口部件主要包括:4个段地址寄存器;一个指令指针寄存器IP;一个20位地址加法器;6字节指令队列;内部通信寄存器和总线控制逻辑。执行部件的作用是执行指令,主要包括:8个16位通用寄存器(AX、BX、CX、DX、SP、BP、SI、DI);标志寄存器FLAGS;算术逻辑运算单元ALU和EU控制系统。2.为什么CPU与外设交换信息需要通过专门的I/O接口?答:由于计算机外设的种类繁多,包括光、机、电、
本文标题:《微机原理、汇编语言与接口技术》复习练习题与答案(NEW)
链接地址:https://www.777doc.com/doc-3907982 .html