您好,欢迎访问三七文档
当前位置:首页 > 电子/通信 > 综合/其它 > 数字电路与逻辑设计模拟试卷二及答案
《数字电路与逻辑设计》模拟试卷二第1页共5页北京语言大学网络教育学院《数字电路与逻辑设计》模拟试卷二注意:1.试卷保密,考生不得将试卷带出考场或撕页,否则成绩作废。请监考老师负责监督。2.请各位考生注意考试纪律,考试作弊全部成绩以零分计算。3.本试卷满分100分,答题时间为90分钟。4.本试卷分为试题卷和答题卷,所有答案必须答在答题卷上,答在试题卷上不给分。一、【单项选择题】(本大题共20小题,每小题2分,共40分)在每小题列出的四个选项中只有一个选项是符合题目要求的,请将正确选项前的字母填在答题卷相应题号处。1、和二进制数(1100110111.001)等值的十六进制数是(A)。2、是8421BCD码的是(B)。3、和二进制码1100对应的格雷码是(C)。4、TTL电路中,高电平VH的标称值是(C)。5、和逻辑式AABC相等的式子是(D)。6、若干个具有三态输出的电路输出端接到一点工作时,必须保证(B)。[A]任何时候最多只能有一个电路处于三态,其余应处于工作态[B]任何时候最多只能有一个电路处于工作态,其余应处于三态[C]任何时候至少要有两个或三个以上电路处于工作态[D]以上说法都不正确7、A+B+C+A+AB=(C)。8、下列等式不成立的是(C)。[A]AABAB[B](A+B)(A+C)=A+BC[C]AB+AC+BC=AB+BC[D]1ABABABAB9、欲对全班53个同学以二进制代码编码表示,最少需要二进制的位数是(B)。10、一块数据选择器有三个地址输入端,则它的数据输入端应有(C)。11、以下代码中为无权码的为(C)。[A]337.2[B]637.2[C]1467.1[D]c37.4[A]1010[B]0101[C]1100[D]1111[A]0011[B]1100[C]1010[D]0101[A]0.3V[B]2.4V[C]3.6V[D]5V[A]ABC[B]1+BC[C]A[D]ABC[A]A[B]A[C]1[D]A+B+C[A]5[B]6[C]10[D]53[A]3[B]6[C]8[D]1《数字电路与逻辑设计》模拟试卷二第2页共5页[A]8421BCD码[B]5421BCD码[C]余三码[D]2421BCD码12、将幅值、时间上离散的阶梯电平统一归并到最邻近的指定电平的过程称为(B)。13、以下四种转换器,(A)是A/D转换器且转换速度最高。[A]并联比较型[B]逐次逼近型[C]双积分型[D]施密特触发器14、多谐振荡器可产生(B)。15、N个触发器可以构成能寄存(B)位二进制数码的寄存器。16、同步时序电路和异步时序电路比较,其差异在于后者(B)。[A]没有触发器[B]没有统一的时钟脉冲控制[C]没有稳定状态[D]输出只与内部状态有关17、555定时器不可以组成(D)。[A]多谐振荡器[B]单稳态触发器[C]施密特触发器[D]JK触发器18、若RAM的地址码有8位,行、列地址译码器的输入端都为4个,则它们的输出线(即字线加位线)共有(C)条。[A]8[B]16[C]32[D]25619、随机存取存储器具有(A)功能。20、只读存储器ROM中的内容,当电源断掉后又接通,存储器中的内容(D)。二、【填空题】(本大题共10小题,每小题2分,共20分;请将答案填写在答题卷相应题号处)21、钟控RS触发器的特性方程为()(约束条件0RSQRSQn1n)。22、如果时序逻辑电路的输出Z仅取决于存储电路状态Q,而与外部输入X无关,或该时序电路没有外部输入,这种电路称为(摩尔型电路)。23、将8k×4位的RAM扩展为64k×8位的RAM,需用(16)片8k×4位的RAM,同时还需用一片(3线-8线)译码器。24、A/D转换器的转换过程包括(取样)、(保持)、(量化)和(编码)。25、欲将一个正弦波电压信号转变为同频率的矩形波,应当采用(施密特触发器)电路。[A]采样[B]量化[C]保持[D]编码[A]正弦波[B]矩形脉冲[C]三角波[D]锯齿波[A]N-1[B]N[C]N+1[D]2N[A]读/写[B]无读/写[C]只读[D]只写[A]全部改变[B]全部为0[C]不可预料[D]保持不变《数字电路与逻辑设计》模拟试卷二第3页共5页26、十进制整数转换成二进制整数的方法是(将十进制整数除以2取余数倒读)。27、BCD码的中文含义是(二—十进制码)。28、最基本的逻辑门电路有与门,(或门)和(非门)。其中与门的特点是输入(全为高电平),输出(高电平)。29、逻辑门电路中,低电平通常用(0)表示,高电平通常用(1)表示。30、七段数码显示器有两种接法,称(共阴极接法)接法和(共阳极接法)接法。三、【简答题】(本大题共4小题,每小题5分,共20分;请将答案填写在答题卷相应题号处)31、利用公式和定理证明。AB+BCD+AC+BC=AB+C证明:AB+BCD+AC+BC=AB+AC+BC=AB+C32、格雷码的特点是什么?为什么说它是可靠性代码?答:格雷码的任意两组相邻代码之间只有一位不同,其余各位都相同,它是一种循环码.这个特性使它在形成和传输过程中可能引起的错误较少,因此称之为可靠性代码.33、逻辑函数的三种表示方法如何相互转换?答:从真值表写出逻辑函数式的一般方法:1)找出真值表中使函数Y=1的那些输入变量取值组合。2)每组输入变量取值的组合对应一个乘积项:1--原变量,0--反变量。3)将乘积项相加。从逻辑式列出真值表:将输入变量的所有组合状态逐一代入逻辑式求出函数值,列成表。从逻辑式画出逻辑图:用图形符号代替逻辑式中的运算符号,就可以画出逻辑图。从逻辑图写出逻辑式:从输入端到输出端逐级写出每个图形符号对应的逻辑式。从逻辑式画出卡诺图:将逻辑函数化成最小项和的标准形式,在对应的位置上添1,其余为0。34、已知四变量函数F的反函数表达式为FABCDABCD,试用卡诺图求F的最简与或式。解:DACBDCBAF《数字电路与逻辑设计》模拟试卷二第4页共5页四、【应用题】(本大题共2小题,每题10分,共20分;请将答案填写在答题卷相应题号处)35、画出下图由或非门组成的基本R-S触发器输出端Q、Q的电压波形,输入端SD,RD的电压波形如图中所示。答案如下:36、用3线-8线译码器74LS138和与非门实现逻辑函数。123YABACYABCBCABYABCAC解:将函数化为最小项之和式,再变为与非-与非式:(以A2A1A0=ABC)64364337532753227547541mmmmmmCABCBABCACABCAYmmmmmmmmCBAABCBCACBABABCCBAYmmmmmmABCCBACBAACBAY《数字电路与逻辑设计》模拟试卷二第5页共5页
本文标题:数字电路与逻辑设计模拟试卷二及答案
链接地址:https://www.777doc.com/doc-3943687 .html