您好,欢迎访问三七文档
当前位置:首页 > 商业/管理/HR > 招聘面试 > 东北大学微机原理考试复习题..
微机原理复习题一、选择题1.8086系统在最大模式增加总线控制器8288的目的___C______A.提高总线驱动能力B.控制协处理器工作C.解决总线的共享控制和产生总线控制信号D.以上都不是2.电子计算机自1946年诞生至今已经历四个发展阶段,但就其工作原理而言,都基于冯·诺依曼提出的(AB)概念。A、二进制B、存储程序C、程序控制D、存储程序和程序控制3.微处理器主要包括(D)。A.运算器和总线接口B.控制器和寄存器组C.运算器和寄存器组D.运算器、控制器、寄存器组、总线接口4.指令MOVAX,MASK[BX][SI]中源操作数的寻址方式为(D)A.寄存器寻址B.变址寻址C.基址变址寻址D.相对基址变址寻址5.执行下列两条指令后,标志位CF为(C)MOVAL,FFHADDAL,01HA.为0B.变反C.为1D.不变6.8086/8088CPU内部有一个始终指示下条指令偏移地址的部件是(C)A.SPB.CSC.IPD.BP7.8088/8086系统中,可以用于间接寻址的寄存器为A。A.BX,SI,DI,BPB.AX,SI,CX,BPC.AX,BX,CX,DX8.在DMA方式下,将内存数据传送到外设的路径是(B)A.CPU→DMAC→外设B.内存→数据总线→外设C.内存→CPU→总线→外设D.内存→DMAC→数据总线→外设9.从8086CPU的内部结构看,其是由C两部分组成A.控制器和20位物理地址加法器B.运算器和总线接口C.执行单元和总线接口单元D.控制器和运算器10.RESET信号有效后,8086CPU的启动地址C。A.0FFFFFHB.0FFFFHC.0FFFF0HD.00000H11.CPU响应INTR和NMI中断时,相同的必要条件是(A)A.当前指令执行结束B.允许中断C.当前访问内存结束D.总线空闲12.通常,中断服务程序中的一条STI指令目的是(D)A.允许低一级中断产生B.开放所有可屏蔽中断C.允许同级中断产生D.允许高一级中断产生13.指令MOVAX,[3070H]中源操作数的寻址方式为C。A.寄存器间接寻址B.立即寻址C.直接寻址D.变址寻址14.8088CPU用来区分是访问内存还是访问I/O端口的控制信号是(C)A.MRDC(非)B.RD(非)C.M(非)/IOD.M/IO(非)15.CPU与外设间数据传送的控制方式有(D)A.中断方式B.DMA方式C.程序控制方式D.以上三种都是16.下列哪种表示正确_____B____。A.有效地址确定内存单元在整个寻址范围内的位置B.物理确定内存单元在整个寻址范围内的位置C.偏移地址确定内存单元在整个寻址范围内的位置D.有效地址就是物理地址17.8086CPU内标志寄存器中的控制标志位占(C)A.9位B.6位C.3位D.16位18.8086CPU中,(B)引脚信号是决定最大或最小工作模式的控制信号。A、M/IOB、MN/MXC、DT/RD、BHE/S719.8086系统中,中断优先级最低的是D。A.INTnB.NMIC.INTRD.单步中断20.主机与外设传送数据时,采用____C_____,CPU的效率最高。A.程序查询方式B.中断方式C.DMA方式D.同步方式21.8086CPU对I/O接口编址采用C。A、I/O端口和存储器统一编址B、I/O端口和寄存器统一编址C、I/O端口单独编址D、输入和输出口分别编址22.下列那种方法可用于存放在AX和[BX]内两个无符号数比较B。A.执行CMPAX,[BX]指令,根据S标志位判断两个数大小B.执行CMPAX,[BX]指令,根据C标志位判断两个数大小C.执行CMPAX,[BX]指令,根据O和S标志位判断两个数大小D.执行CMPAX,[BX]指令,根据O标志位判断两个数大小23.CPU响应中断请求和响应DMA请求的本质区别是(B)A.中断响应靠软件实现B.响应中断时CPU仍然仍控制总线,而响应DMA请求时,CPU要让出总线C.速度慢D.控制简单24.关于内部中断的叙述哪个是正确的_____B_______。A.中断源来自INTR引脚的硬件信号B.执行INTn软中断指令后,可以产生一次内部中断C.内部中断服务程序入口地址不需要存放在中断向量表内D.CLI指令可以关闭内部中断25.堆栈的工作方式是(D)A.先进先出B.随机读写C.只能读出,不能写入D.后进先出26.在下列伪指令中定义字节变量的是(A)。A)DBB)DWC)DDD)DT27.在异步通信方式中,通信双方能同时进行收发的传送方式,称为(C)A.单工通信方式B.半双工通信方式C.全双工通信方式D.并行通信方式28.指令(C)的源操作数的寻址方式为直接寻址。A)MOV[2000H],ALB)INAL,DXC)XORAL,[2000H]D)MOVAX,2000H29.8086在响应外部HOLD请求后,(D)。A)转入特殊中断服务程序B)进入等待周期C)只接收外部数据D)所有三态引脚处于高阻,CPU放弃对总线控制权。30.现行数据段位于存储器BOOOOH到BOFFFH字节单元,则段寄存器DS的内容及该段长度(字节数)分别为:(C)A)BOOOH,1000HB)O0OOH,OFFFHC)BOOOH,OFFFHD)BOOOH,OOFFH31.在远距离串行数据传输中,接收端配置MODEM是为了(C)A.将串行数据转换成并行数据B.进行电平转换C.把模拟信号转换成数字信号D.提高传输速率32.8086在最小模式下,分时使用AD0-AD15,所以必须外接地址锁存器,当总线上为地址信息时,通过(B)将地址送入地址锁存器。A)DENB)ALEC)BHED)DT/R33.程序查询流程总是按(A)次序完成一个字符的传输。A.读状态端口,写数据端口B.写数据端口,读状态端口,写数据端口C.写控制端口,读状态端口,写数据端口D.随I/O接口的具体要求而定34.8086/8088CPU响应硬件中断INTR请求的必要条件除IF=1外,还需满足(B)。A.访存储器操作结束B.当前指令执行完C.无软件中断请求D.无内部中断请求35.8088/8086系统中,可以用于间接寻址的寄存器为(A)。A.BX,SI,DI,BPB.AX,SI,CX,BPC.AX,BX,CX,DX36.CPU与I∕O设备间传送的信号有____D_________。A.数据信息B.控制信息C.状态信息D.以上三种都是37.CPU进行中断处理,保留断点时,共占用堆栈区(B)字节。A.6个B.4个C.2个38.如果AL的内容为50H,执行TESTAL,01H指令后,AL的内容为(C)。A.49HB.4FHC.50HD.01H39.8086CPU包括B。A.运算器、控制器和存储器B.运算器、控制器和寄存器C.运算器、控制器和接口部件D.运算器、控制器和累加器40.8086的I/O寻址空间为C字节。A.1024个B.1M个C.64K个D.32K个34.以下说法中,D是错误的。A.逻辑段允许在整个存储空间内浮动。B.一个程序可以有代码段、数据段和堆栈段。C.段与段之间可以连续,也可以重叠。D.段与段之间可以连续,不可以重叠。35.中断向量可以提供___C___。A.被选中设备的起始地址B.传送数据的起始地址C.中断服务程序入口地址D.主程序的断点地址36.在中断响应周期内,将IF置0是由___A____来处理的。A.硬件自动完成的B.用户在编制中断服务程序时设置的C.关中断指令完成的37.一片8259A只占两个I/O地址,可以用地址码A1来选择端口,如果其中一个端口地址为92H,则另一个端口地址为_____A_____。A.90HB.91HC.93HD.94H38.当多片8259A级联使用时,对于主8259A,信号CAS0~CAS是__B______。A.输入信号B.输出信号C.输入/输出信号39.8259A中的中断服务寄存器用于B。A.指示外设向CPU发中断申请B.指示有中断正在进行C.开放或关闭中断系统40.通常情况下,一个外中断服务程序的第一条指令是STI,其目的是____C_____.A.开放所有的屏蔽中断B.允许低一级中断产生C.允许高一级中断产生D.允许同一级中断产生41.PC采用向量中断方式处理8级中断,中断号依次是08H~0FH,在RAM中0:2CH单元依次存放23H、FFH、00H和F0H四个字节,该向量对应的中断号好中断程序入口地址是__B_____。A.0CH,23FF:00F0HB.0BH,F000:FF23HC.0BH,00F0:23FFHD.0CH,F000:FF23H42.CPU响应外部中断请求是___A_____。A.在一条指令执行结束时B.在一个机器周期结束时C.一旦请求,立即响应D.由中断类型码n引起43.IF可以屏蔽的中断类型有___C____。A.内部中断B.外部中断C.外部中断的可屏蔽中断D.外部中断和内部中断均可屏蔽44.在DMA方式下,CPU与总线的关系是___C________。A.只能控制数据总线B.只能控制地址总线C.成隔离状态D.成短接状态45.软中断INTn(n=10~FFH)的优先级排列原则是D。A.n值越小级别越高B.无优先级别C.n值越大级别越高D.随应用而定二、填空题1.8086CPU通过(1)CS寄存器和(2)IP寄存器能准确找到指令代码。2.8086从功能上分为两部分:总线接口单元和(4)执行单元。3.8086输入输出指令间接寻址必须通过DX寄存器。4.总线周期是指每当CPU要从存储器或I/O端口存取一个字节就是一个总线周期。一个总线周期通常包括4个时钟周期。5.打印机是输出设备,扫描仪是输入设备。6.从CPU的NMI引脚产生的中断叫做非屏蔽中断,它的响应不受可屏蔽中断控制位IF的影响。7.8086CPU访问存储器的读写规则是以字为单位进行,并且均从偶地址开始。8.设当前的SP=2000H,执行PUSHAX指令后,SP=(10)1FFEH,若改为执行IRET指令后,则SP=__(11)___2000_____H。9.外设与CPU交换数据主要有以下几种(12)程序控制(无条件、查询、中断)方式和DMA方式;其中(13)_____DMA_____方式速度最快10.模/数转换时,若输入模拟信号的最高有效频率为20kHz,采样频率最小为(14)40kHz,应选用转换时间为(15)25us的A/D转换器。9.8086CPU内部数据总线宽度为___16___位,外部数据总线宽度为___16___位。10.8088CPU内部数据总线宽度为___16___位,外部数据总线宽度为__8____位。11.8086CPU地址总有__20__位,寻址范围是__1M字节____。12.当存储器的读出时间大于CPU所要求的时间,为保证CPU与存储器的周期配合,就需要用___READY_____信号,使CPU插入一个__TW___状态。13.若访问存储器对堆栈进行操作,段基值一般来源于___SS_寄存器,偏移量来源于__SP__寄存器14.中断返回的指令是IRET,关中断的指令是CLI。15.类型码为___16H____的中断所对应的中断向量存放在0000H:0058H开始的4个连续单元中,若这4个单元的内容分别为___80H,70H,60H,50H____,则相应的中断服务程序入口地址为5060H:7080H。16.如CS:IP=0100H:0100H,则物理地址为01100H。17..CPU在指令的最后一个时钟周期检测INTR引脚,若测得INTR为____高电平_____且IF为__1__,则CPU在结束当前指令后响应中断请求。18.执行XORAX,AX后,AX寄存器的值为0。19.CPU从I/O接口的状态寄存器中获取外设的“忙”,“空闲”和“准备好”等信息,而从I/O接口的控制寄存器向外设发“启动”或“停止”等信号。20.指令MOVBX,0中的源操作数为(立即)寻址,指令执行后ZF为(1)。21.一个中断类型码为71H的中断服务程序存放在0000H:0200H开始的内存中,则中断服务
本文标题:东北大学微机原理考试复习题..
链接地址:https://www.777doc.com/doc-4129858 .html