您好,欢迎访问三七文档
当前位置:首页 > 电子/通信 > 综合/其它 > 数字电子技术试卷和答案
长沙理工大学数字电子技术基础复习试卷及答案1数字电子技术试卷(1)一.填空(16)1.十进制数123的二进制数是1111011;十六进制数是7B。2.100001100001是8421BCD码,其十进制为861。3.逻辑代数的三种基本运算是与,或和非。4.三态门的工作状态是0,1,高阻。5.描述触发器逻辑功能的方法有真值表,逻辑图,逻辑表达式,卡诺图,波形图。6.施密特触发器的主要应用是波形的整形。7.设4位D/A转换器的满度输出电压位30伏,则输入数字量为1010时的输出模拟电压为。8.实现A/D转换的主要方法有,,。二.判断题(10)1.BCD码即8421码(错)2.八位二进制数可以表示256种不同状态。(对)3.TTL与非门与CMOS与非门的逻辑功能不一样。()4.多个三态门的输出端相连于一总线上,使用时须只让一个三态门传送信号,其他门处于高阻状态。(对)5.计数器可作分频器。(对)三.化简逻辑函数(14)1.用公式法化简ADDCEBDBAY,化为最简与或表达式。解;DBAY2.用卡诺图化简mdDCBAY),,,,()+,,,,(84210107653),,,(,化为最简与或表达式。四.电路如图1所示,要求写出输出函数表达式,并说出其逻辑功能。(15)解;CBAY,CBAABC)(1,全加器,Y为和,1C为进位。五.触发器电路如图2(a),(b)所示,⑴写出触发器的次态方程;⑵对应给定波形画出Q端波形(设初态Q=0)(15)解;(1)AQQQn1,(2)、AQn1六.试用触发器和门电路设计一个同步的五进制计数器。(15)七.用集成电路定时器555所构成的自激多谐振荡器电路如图3所示,试画出VO,VC的工作波形,并求出振荡频率。(15)长沙理工大学数字电子技术基础复习试卷及答案2长沙理工大学数字电子技术基础复习试卷及答案3数字电子技术试卷(2)三.填空(16)1.十进制数35.85的二进制数是;十六进制数是。2.逻辑代数中逻辑变量得取值为0、1。3.组合逻辑电路的输出状态只与当前输入有关而与电路原状态无关。4.三态门的输出有0、1、高阻,三种状态,当多个三态门的输出端连在一根总线上使用时,应注意只能有1个三态门被选通。。5.触发器的基本性质有有两个稳态,在触发信号作用下状态可相互转变,有记忆功能6.单稳态触发器的主要应用是延时。7.设6位D/A转换器的满度输出电压位6.3伏,则输入数字量为110111,输出模拟电压为。8.一个8K字节的EPROM芯片,它的地址输入端的个数是13。判断题(10)1.数字电路中,化简逻辑函数的目的是为了所设计的逻辑电路更简单,更经济,而且其功能不变。(对)2.二进制数1001和二进制代码1001都表示十进制数。(错)3.触发器的输出状态完全由输入信号决定。(错)4.模拟量送入数字电路前,须经A/D转换。(对)5.多谐振荡器常作为脉冲信号源使用。(对)三.化简逻辑函数(14)1.用公式法化简CBBDABCDBCABDDABCY,化为最简与或表达式。2.用卡诺图化简mdDCBAY)()+(15,10,5,014,11,8,7,3,2),,,(,化为最简与或表达式。长沙理工大学数字电子技术基础复习试卷及答案4四.设计一个8421码的检码电路。要求当输入大于等于3、小于等于7时电路输出为1,否则电路输出为0。要求列出真值表,写出逻辑函数式,画出逻辑图。(15)五.触发器电路如图1(a),(b)所示,⑴写出触发器的次态方程;⑵对应给定波形画出Q端波形(设初态Q=0)。(15)六.分析图2电路实现何种逻辑功能,其中X是控制端,对X=0和X=1分别分析,设初态为1,112QQ。(要求写出电路方程,列出状态转换表或图,说明其逻辑功能,并说明电路能否自启动)(15)七.试用8选1数据选择器和74LS161芯片设计序列信号发生器。芯片引脚图如图3所示,序列信号为11001101(左位为先)。(15)长沙理工大学数字电子技术基础复习试卷及答案5数字电子技术试卷(3)四.填空(16)1.十进制数86的二进制数是;8421BCD码是。2.在Y=AB+CD的真值表中,Y=1的状态有个。3.4位二进制数码可以编成个代码,用这些代码表示0~9十进制输的十个数码,必须去掉代码。4.描述触发器逻辑功能的方法有。5.若Q=1,J=0,K=1,则1nQ。。6.设ROM地址为70~AA,输出为30~YY,则ROM的容量为。7.一个8位二进制D/A转换器的分辨率为0.025,则输入数字量为11010011时,输出模拟电压为。8.和是衡量A/D、D/A转换器性能优劣的主要指标。五.回答问题(10)1.已知XY=XZ,则Y=Z,正确吗?为什么?2.五位环形计数器的时钟频率为10KHz,其输出波形的频率是多少?三.化简逻辑函数(14)1.用公式法化简CBBCBCABCDAAY____,化为最简与或表达式。2.用卡诺图化简mdDCBAY)()+(11,10,9,3,2,113,8,6,4,0),,,(,化为最简与或表达式。四.由双4选1数据选择器组成的电路如图1所示,①写出21,YY的表达式。②列出21,YY的真值表。(15)五.某室由3台计算机工作站,请用红、黄、绿3种指示灯设计一个监视电路,要求:3台计算机正常工作时,绿灯亮;只一台出故障时黄灯亮;有两台出故障时,红灯亮;若3台计算机同时出故障时,则黄灯和红灯都亮。试用门电路设计。要求:列出真值表,写出逻辑函长沙理工大学数字电子技术基础复习试卷及答案6数式,画出逻辑电路图。(15)六.触发器电路及输入波形如图2所示,要求:写出电路方程,画出21,QQ与Y的对应波形。(设21,QQ的初态为11)(15)七.试用中规模集成十六进制计数器74LS161芯片设计一个十三进制计数器,要求必须包括0000和1111状态,利用C端左进位输出。芯片引脚图如图3所示。(15)长沙理工大学数字电子技术基础复习试卷及答案7数字电子技术试卷(4)六.填空(16)1.十进制数3.5的二进制数是;8421BCD码是。2.在BAAY的结果是。3.D触发器的状态方程为,如果用D触发器来实现T触发器的功能,则T、D间的关系为。4.一个64选1的数据选择器,它的选择控制端有个。5.6位D/A转换器满度输出电压为10伏,输入数字为001010时对应的输出模拟电压为伏。6.一片64K×8存储容量的只读存储器ROM,有条地址线,有条数据线。7.由555定时器构成的单稳态触发器,输出脉宽WT。8.和是衡量A/D、D/A转换器性能优劣的主要指标。七.回答问题(10)1.已知XY=XZ,则Y=Z,正确吗?为什么?2.已知X+Y=XY,则X=Y,正确吗?为什么?三.化简逻辑函数(14)1.用公式法化简CBACCBAY,化为最简与或表达式。2.用卡诺图化简mdDCBAY)()+(11,5,4,3,210,8,1,0),,,(,化为最简与或表达式。四.分析图1所示电路,要求列出21,YY的逻辑表达式和真值表,并说出电路的逻辑功能指出输入变量和输出函数的含义。(15)五.触发器电路如图2(a),(b)所示,⑴写出触发器的次态方程;⑵对应给定波形画出Q端波形(设初态Q=0)(15)六.试用D触发器及少量门器件设计,状态转换图为①→②→③模为3的同步计数器。要求有设计过程。(15)长沙理工大学数字电子技术基础复习试卷及答案8七.用集成电路定时器555所构成的自激多谐振荡器电路如图3所示,试画出VO,VC的工作波形,并求出振荡频率。(15)长沙理工大学数字电子技术基础复习试卷及答案9数字电子技术试卷5一.选择题(从每小题的四个备选答案中,选出一个正确答案,并将其号码填在括号内,每小题2分,共20分)1.将十进制数(3.5)10转换成二进制数是()①11.11②10.11③10.01④11.102.三变量函数BCACBAF,,的最小项表示中不含下列哪项()①m2②m5③m3④m73.一片64k×8存储容量的只读存储器(ROM),有()①64条地址线和8条数据线②64条地址线和16条数据线③16条地址线和8条数据线④16条地址线和16条数据线4.在ADC工作过程中,包括保持a,采样b,编码c,量化d四个过程,他们先后顺序应该是[]①abcd②bcda③cbad④badc5.以下各种ADC中,转换速度最慢的是()①并联比较型②逐次逼进型③双积分型④以上各型速度相同长沙理工大学数字电子技术基础复习试卷及答案106.一个时钟占空比为1:4,则一个周期内高低电平持续时间之比为()①1:3②1:4③1:5④1:67.当三态门输出高阻状态时,输出电阻为()①无穷大②约100欧姆③无穷小④约10欧姆8.通常DAC中的输出端运算放大器作用是()①倒相②放大③积分④求和9.16个触发器构成计数器,该计数器可能的最大计数模值是()①16②32③162④21610.一个64选1的数据选择器有()个选择控制信号输入端。()①6②16③32④64二.判断题(20分)1.两个二进制数相加,并加上来自高位的进位,称为全加,所用的电路为全加器()2.三态门输出为高阻时,其输出线上电压为高电平()3.前进位加法器比串行进位加法器速度慢()4.译码器哪个输出信号有效取决于译码器的地址输入信号()5.五进制计数器的有效状态为五个()6.施密特触发器的特点是电路具有两个稳态且每个稳态需要相应的输入条件维持。()7.当时序逻辑电路存在无效循环时该电路不能自启动()8.RS触发器、JK触发器均具有状态翻转功能()9.D/A的含义是模数转换()10.构成一个7进制计数器需要3个触发器()三、简答题(每小题5分,共10分)1.用基本公式和定理证明下列等式:ABCBCACABBCAB。2请写出RS、JK触发器的状态转移方程,并解释为什么有的触发器有约束方程。四.用卡诺图化简以下逻辑函数(每小题5分,共10分)1.DCACBADCDCAABDABCY2.DCACBABADCY,给定约束条件为AB+CD=0长沙理工大学数字电子技术基础复习试卷及答案11五.一个组合电路具有3个输入端A,B,C,一个输出端Y,其输入和输出波形如图1所示,使用或非门设计电路。(15分)六.8选1数据选择器CC4512的逻辑功能如表4.1所示。试写出图2所示电路输出端Y的最简与或形式的表达式。(10分)七.如图3所示电路的计数长度N是多少?能自启动吗?画出状态转换图。(15分)数字电子技术试卷(06)长沙理工大学数字电子技术基础复习试卷及答案12一、数制转换(12)1、(10010111)2=()16=()102、(8C)16=()2=()103、(127)10=()2=()164、(110101.11)8=()165、(-1101B)原码=()反码=()补码二、选择填空题(12)1)、以下的说法中,——是正确的。a)一个逻辑函数全部最小项之和恒等于0b)一个逻辑函数全部最大项之和恒等于0c)一个逻辑函数全部最大项之积恒等于1d)一个逻辑函数全部最大项之积恒等于02)、若将一个TTL异或门(输入端为A、B)当作反相器使用,则A、B端应——连接。a)A或B有一个接1b)A或B有一个接0c)A和B并联使用d)不能实现3)、已知R、S是或非门构成的基本RS触发器的输入端,则约束条件为——。a)RS=0b)R+S=1c)RS=1d)R+S=04)、用8级触发器可以记忆——种不同的状态。a)8b)16c)128d)2565)、由3级触发器构成的环形和扭环形计数器的计数模值依次为——。a)8和8b)6和3c)6和8d)3和6三、用卡诺图化简法将下列逻辑函数化为最简与或形式(12)(1)、DCADCACBADCABDABCY(2)、DCBADCBADCAY,给定约束条件为:0ABCDDABCDCABDCABCDBADCB
本文标题:数字电子技术试卷和答案
链接地址:https://www.777doc.com/doc-4314604 .html