您好,欢迎访问三七文档
当前位置:首页 > 电子/通信 > 电子设计/PCB > Protel dxp设计PCB时的小技巧
proteldxp设计PCB时的小技巧ctrl+m测量距离1、开始画导线线p---t;取消画导线,鼠标右键;2、backspace取消放置前一段导线段;3、空格键spacebar改变导线角度(垂直、平行或者45°起始角度);4、f----s保存电路板5、层和颜色设置-----L6、T---D查看设计规则;7、r—p选择焊盘,再次r---p选择另一焊盘,可测二者距离;8、d—r电气规则设置;9、按v---u单位公制和英制之间转换(mil---mm);10、按shift或者ctrl同时鼠标可以选择多个元件;11、查看整个pcb的大小快捷键:v--forv—b或z---a12、快速切换各个层快捷键:小键盘的“*”或者“+”或者“-”13、迅速改变画面大小按住ctrl,然后滚动中键14、移动画面鼠标中键滚动可以上下移动画面,但是按住shitf的时候,在滚动中键,就可以看到会面左右移动了15、打过孔迅速打过孔,只需要按一下小键盘的*号键就可以做一个过孔并且还切换到另一层(小键盘的*号键只能切换bottom和top两层,选择其它层,则按Tab键)16、选定所有快捷键:s--s---a17、取消选定所有快捷键:e---s---a18、取消布的一个网络线快捷键:u--n,然后鼠标点击一下取消的网络以上是最近一次画图工作中总结的部分,以前PROTEL99SE的快捷键也能用Protel快捷键大全enter——选取或启动esc——放弃或取消f1——启动在线帮助窗口tab——启动浮动图件的属性窗口pgup——放大窗口显示比例pgdn——缩小窗口显示比例end——刷新屏幕del——删除点取的元件(1个)ctrl+del——删除选取的元件(2个或2个以上)x+a——取消所有被选取图件的选取状态x——将浮动图件左右翻转y——将浮动图件上下翻转space——将浮动图件旋转90度crtl+ins——将选取图件复制到编辑区里shift+ins——将剪贴板里的图件贴到编辑区里shift+del——将选取图件剪切放入剪贴板里alt+backspace——恢复前一次的操作ctrl+backspace——取消前一次的恢复crtl+g——跳转到指定的位置crtl+f——寻找指定的文字alt+f4——关闭protelspacebar——绘制导线,直线或总线时,改变走线模式v+d——缩放视图,以显示整张电路图v+f——缩放视图,以显示所有电路部件home——以光标位置为中心,刷新屏幕esc——终止当前正在进行的操作,返回待命状态backspace——放置导线或多边形时,删除最末一个顶点delete——放置导线或多边形时,删除最末一个顶点ctrl+tab——在打开的各个设计文件文档之间切换alt+tab——在打开的各个应用程序之间切换a——弹出editalign子菜单b——弹出viewoolbars子菜单e——弹出edit菜单f——弹出file菜单h——弹出help菜单j——弹出editjump菜单l——弹出editsetlocationmakers子菜单m——弹出editmove子菜单o——弹出options菜单p——弹出place菜单r——弹出reports菜单s——弹出editselect子菜单t——弹出tools菜单v——弹出view菜单w——弹出window菜单x——弹出editdeselect菜单z——弹出zoom菜单左箭头——光标左移1个电气栅格shift+左箭头——光标左移10个电气栅格右箭头——光标右移1个电气栅格shift+右箭头——光标右移10个电气栅格上箭头——光标上移1个电气栅格shift+上箭头——光标上移10个电气栅格下箭头——光标下移1个电气栅格shift+下箭头——光标下移10个电气栅格ctrl+1——以零件原来的尺寸的大小显示图纸ctrl+2——以零件原来的尺寸的200%显示图纸ctrl+4——以零件原来的尺寸的400%显示图纸ctrl+5——以零件原来的尺寸的50%显示图纸ctrl+f——查找指定字符ctrl+g——查找替换字符ctrl+b——将选定对象以下边缘为基准,底部对齐ctrl+t——将选定对象以上边缘为基准,顶部对齐ctrl+l——将选定对象以左边缘为基准,靠左对齐ctrl+r——将选定对象以右边缘为基准,靠右对齐ctrl+h——将选定对象以左右边缘的中心线为基准,水平居中排列ctrl+v——将选定对象以上下边缘的中心线为基准,垂直居中排列ctrl+shift+h——将选定对象在左右边缘之间,水平均布ctrl+shift+v——将选定对象在上下边缘之间,垂直均布f3——查找下一个匹配字符shift+f4——将打开的所有文档窗口平铺显示shift+f5——将打开的所有文档窗口层叠显示shift+单左鼠——选定单个对象crtl+单左鼠,再释放crtl——拖动单个对象shift+ctrl+左鼠——移动单个对象按ctrl后移动或拖动——移动对象时,不受电器格点限制按alt后移动或拖动——移动对象时,保持垂直方向按shift+alt后移动或拖动——移动对象时,保持水平方向RFpcbdesign基本规则(sirfreference)1.sirfreference典型的四,六层板,标准FR4材质2.所有的元件尽可能的表贴3.连接器的放置时,应尽量避免将噪音引入RF电路,尽量使用小的连接器,适当的接地4.所有的RF器件应放置紧密,使连线最短和交叉最小(关键)5.所有的pin有应严格按照referenceschematic.所有IC电源脚应当有0.01uf的退藕电容,尽可能的离管脚近,而且必须要经过孔到地和电源层6.预留屏蔽罩空间给RF电路和基带部分,屏蔽罩应当连续的在板子上连接,而且应每隔100mil(最小)过孔到地层7.RF部分电路与数字部分应在板子上分开8.RF的地应直接的接到地层,用专门的过孔和和最短的线9.TCXO晶振和晶振相关电路应与高slew-rate数字信号严格的隔离10.开发板要加适当的测试点11.使用相同的器件,针对开发过程中的版本12.使RTC部分同数字,RF电路部分隔离,RTC电路要尽可能放在地层之上走线PCB设计方法和技巧(1)1、如何选择PCB板材?选择PCB板材必须在满足设计需求和可量产性及成本中间取得平衡点。设计需求包含电气和机构这两部分。通常在设计非常高速的PCB板子(大于GHz的频率)时这材质问题会比较重要。例如,现在常用的FR-4材质,在几个GHz的频率时的介质损(dielectricloss)会对信号衰减有很大的影响,可能就不合用。就电气而言,要注意介电常数(dielectricconstant)和介质损在所设计的频率是否合用。2、如何避免高频干扰?避免高频干扰的基本思路是尽量降低高频信号电磁场的干扰,也就是所谓的串扰(Crosstalk)。可用拉大高速信号和模拟信号之间的距离,或加groundguard/shunttraces在模拟信号旁边。还要注意数字地对模拟地的噪声干扰。3、在高速设计中,如何解决信号的完整性问题?信号完整性基本上是阻抗匹配的问题。而影响阻抗匹配的因素有信号源的架构和输出阻抗(outputimpedance),走线的特性阻抗,负载端的特性,走线的拓朴(topology)架构等。解决的方式是*端接(termination)与调整走线的拓朴。4、差分布线方式是如何实现的?差分对的布线有两点要注意,一是两条线的长度要尽量一样长,另一是两线的间距(此间距由差分阻抗决定)要一直保持不变,也就是要保持平行。平行的方式有两种,一为两条线走在同一走线层(side-by-side),一为两条线走在上下相邻两层(over-under)。一般以前者side-by-side实现的方式较多。5、对于只有一个输出端的时钟信号线,如何实现差分布线?要用差分布线一定是信号源和接收端也都是差分信号才有意义。所以对只有一个输出端的时钟信号是无法使用差分布线的。6、接收端差分线对之间可否加一匹配电阻?接收端差分线对间的匹配电阻通常会加,其值应等于差分阻抗的值。这样信号品质会好些。7、为何差分对的布线要*近且平行?对差分对的布线方式应该要适当的*近且平行。所谓适当的*近是因为这间距会影响到差分阻抗(differentialimpedance)的值,此值是设计差分对的重要参数。需要平行也是因为要保持差分阻抗的一致性。若两线忽远忽近,差分阻抗就会不一致,就会影响信号完整性(signalintegrity)及时间延迟(timingdelay)。8、如何处理实际布线中的一些理论冲突的问题1.基本上,将模/数地分割隔离是对的。要注意的是信号走线尽量不要跨过有分割的地方(moat),还有不要让电源和信号的回流电流路径(returningcurrentpath)变太大。2.晶振是模拟的正反馈振荡电路,要有稳定的振荡信号,必须满足loopgain与phase的规范,而这模拟信号的振荡规范很容易受到干扰,即使加groundguardtraces可能也无法完全隔离干扰。而且离的太远,地平面上的噪声也会影响正反馈振荡电路。所以,一定要将晶振和芯片的距离进可能*近。3.确实高速布线与EMI的要求有很多冲突。但基本原则是因EMI所加的电阻电容或ferritebead,不能造成信号的一些电气特性不符合规范。所以,最好先用安排走线和PCB叠层的技巧来解决或减少EMI的问题,如高速信号走内层。最后才用电阻电容或ferritebead的方式,以降低对信号的伤害。9、如何解决高速信号的手工布线和自动布线之间的矛盾?现在较强的布线软件的自动布线器大部分都有设定约束条件来控制绕线方式及过孔数目。各家EDA公司的绕线引擎能力和约束条件的设定项目有时相差甚远。例如,是否有足够的约束条件控制蛇行线(serpentine)蜿蜒的方式,能否控制差分对的走线间距等。这会影响到自动布线出来的走线方式是否能符合设计者的想法。另外,手动调整布线的难易也与绕线引擎的能力有绝对的关系。例如,走线的推挤能力,过孔的推挤能力,甚至走线对敷铜的推挤能力等等。所以,选择一个绕线引擎能力强的布线器,才是解决之道。10、关于testcoupon。testcoupon是用来以TDR(TimeDomainReflectometer)测量所生产的PCB板的特性阻抗是否满足设计需求。一般要控制的阻抗有单根线和差分对两种情况。所以,testcoupon上的走线线宽和线距(有差分对时)要与所要控制的线一样。最重要的是测量时接地点的位置。为了减少接地引线(groundlead)的电感值,TDR探棒(probe)接地的地方通常非常接近量信号的地方(probetip),所以,testcoupon上量测信号的点跟接地点的距离和方式要符合所用的探棒。详情参考如下链接1.://www.Polarinstruments.com/index.html(点选Applicationnotes)11、在高速PCB设计中,信号层的空白区域可以敷铜,而多个信号层的敷铜在接地和接电源上应如何分配?一般在空白区域的敷铜绝大部分情况是接地。只是在高速信号线旁敷铜时要注意敷铜与信号线的距离,因为所敷的铜会降低一点走线的特性阻抗。也要注意不要影响到它层的特性阻抗,例如在dualstripline的结构时。12、是否可以把电源平面上面的信号线使用微带线模型计算特性阻抗?电源和地平面之间的信号是否可以使用带状线模型计算?是的,在计算特性阻抗时电源平面跟地平面都必须视为参考平面。例如四层板:顶层-电源层-地层-底层,这时顶层走线特性阻抗的模型是以电源平面为参考平面的微带线模型。13、在高密度印制板上通过软件自动产生测试点一般情况下能满足大批量生产的测试要求吗?一般软件自动产生测试点是否满足测试需求必须看对加测试点的规范是否符合测试机具的要求。另外,如果走线太密且加测试点的规范比较严,则有可能
本文标题:Protel dxp设计PCB时的小技巧
链接地址:https://www.777doc.com/doc-50120 .html