您好,欢迎访问三七文档
当前位置:首页 > 商业/管理/HR > 管理学资料 > 数电课设定时显示报警电路
目录1设计思路.........................................................21.1原理介绍.....................................................21.2步骤介绍......................................................31.3设计思路......................................................32电路模块与仿真..................................................42.1时钟脉冲模块仿真图...........................................42.2时钟脉冲模块设计与分析........................................52.3计时模块仿真图................................................62.4计数模块设计与分析...........................................62.5显示模块的仿真................................................82.6显示模块的设计与分析..........................................92.7报警模块的仿真...............................................102.8报警模块的分析与设计.........................................102.9整体电路仿真.................................................113硬件电路.........................................................123.1硬件焊接图...................................................123.2原件清单.....................................................134结果分析.........................................................145心得体会.........................................................15武汉理工大学《数字电子技术基础》课程设计报告1摘要本次课程设计需要的电路为可预置的定时显示报警电路,它是一种可以根据我们需要,设置其预制报警时间的报警器。其使用范围较广,其一般流程为,首先可以进行预置报警时间,然后计时电路模块计时到预定时间,时间结束后声光报警模块发出报警信号,主要利用一些集成芯片,触发器,计数器,译码器,显示器,逻辑门电路等一些芯片构成,关键词:时钟脉冲计数器显示电路报警模块武汉理工大学《数字电子技术基础》课程设计报告21设计思路1.1原理介绍可预制的定时显示报警电路,在本电路设计中,一共分为四个模块,首先是时钟脉冲模块,其作用是给后面的计时芯片提供时钟信号,本次采用的是555芯片,将555芯片连接成多谐震荡电路,根据设计要求,设置不同的电阻电容值使得输出的脉冲周期为1秒。让计数器每次计数的时间间隔为1秒。本次电路设计的第二个模块是计时芯片,所用为74LS90芯片,它可以产生0到30进制的计数,计数电路由两块74LS90芯片构成,当最大预制时间为30秒时,两个芯片分别连接成三进制、十进制,十位芯片的时钟信号由个位芯片进位信号提供,当个位记满一圈后产生进位信号,将Qd的输出接入到十位的时钟,当十位达到0011时即记满30秒,将低两位的高电平信号输入到90芯片的清零端,两块90芯片的清零端连接在一起,即可实现同时清零,则计数30秒完成。第三个模块为计数显模块,计数显示模块有两块4511译码器和2块共阴极数码管组成,将计数器的Qa、Qb、Qc、Qd依次接入到译码器中,则在计数过程中,数码管会显示工作时间。第四个模块为报警模块,报警模块有D触发器和蜂鸣器组成,本电路采用D触发器为上升沿触发,其输入端直接接高电平,当计数器记满30时十位输出为0011,将两个高电平的输出接入一个与门后作为一个时钟信号给D触发器,这时候就会有一个上升沿信号,从而使D触发器的输出为高电平,而蜂鸣器的负极接地,这样,当计数到预制时间时,蜂鸣器就会报警。实验预制报警功能。武汉理工大学《数字电子技术基础》课程设计报告31.2步骤介绍(1)根据设计要求分析电路思路(2)画出符合设计要求的电路图(3)用仿真软件仿真电路,查看输出结果(4)根据电路图焊接电路板(5)实物调试,并对结果进行分析(6)完成设计并写出心得体会1.3设计思路显示电路计数器时钟脉冲信号报警模块武汉理工大学《数字电子技术基础》课程设计报告42电路模块与仿真2.1时钟脉冲模块仿真图图2.1时钟脉冲武汉理工大学《数字电子技术基础》课程设计报告52.2时钟脉冲模块设计与分析时钟脉冲模块是给计时芯片提供一个时钟脉冲信号,使其能够完成周期为1秒的计数,本电路我们使用的是555定时器所构成的多谐振电路来进行发出时钟脉冲。555定时器内部比较器灵敏度较高,而且采取差分电路形式,用555定时器组成的多谐振振荡器的振荡频率受电源电压和温度变化的影响很小。555定时器是一种集模拟、数字于一体的中规模集成电路,其应用极为广泛。它不仅用于信号的产生和变换,还常用于控制和检测电路中。本实验所需的时钟脉冲周期为1秒,则有电容器C放电所需时间为:t1=R1Cln2当放电结束后,电容器C充电所需时间为t2=(R1+R2)Cln2则一个充放电周期为T=t1+t2=0.98S其振荡频率为121.43(2)fRRC在555产生的时钟脉冲后面,接有一个运算放大器,放大脉冲信号的电压,555输出的电压较低,在电路中的高低电平不易区分,且在报警电路中需要较高电平才能使其发声.放大电路原理为:Vo/R=Vi/2RVi=2Vo则在经过放大器的放大作用后,输出电压能够达到原来的两倍,这样可以消除因555触发器输出电压较低而带来的影响,使得后面的输入输出的高低电平正常。武汉理工大学《数字电子技术基础》课程设计报告62.3计时模块仿真图图2.3计数模块2.4计数模块设计与分析该计数显示模块所采用的是74LS90计数芯片,该芯片的基本的连接如下方所示通过不同的连接方式,74LS90可以实现四种不同的逻辑功能;而且还可借助R0(1)、R0(2)对计数器清零。其具体功能详述如下:若将CP2和QA相连,计数脉冲由CP1输入,QD、QC、QB、QA作为输出端,则构成异步8421码十进制加法计数器。清零、置9功能,异步清零,当R0(1)、R0(2)均为武汉理工大学《数字电子技术基础》课程设计报告7“1”;S9(1)、S9(2)中有“0”时,实现异步清零功能,即QDQCQBQA=0000。在本电路中,需要30秒计数,两个90芯片个位采用的是十进制,十位采用的是三进制,在连接的时候,个位芯片的时钟信号是由555触发器产生的1Hz的方波脉冲,当个位的芯片计数到十,QD、QC、QB、QA的输出端则为1010,将输出端QD的电平送到十位的时钟信号输入端,由于该芯片是下降沿触发,所以个位芯片的计数由十变一时,就会有下降沿产生,作为一次进位信号,在清零方面,将两个芯片的清零端R0(1)、R0(2)分别接在一起,当计数到30时,十位输出为0011,将两个高电平分别送入两个90芯片的清零端,使计数器清零。从而达到预制30秒的效果。武汉理工大学《数字电子技术基础》课程设计报告82.5显示模块的仿真图2.5显示模块武汉理工大学《数字电子技术基础》课程设计报告92.6显示模块的设计与分析显示部分由两块4511芯片和两块共阴数码管组成,4511的部分功能如下所示,D4511是一片CMOSBCD—锁存/7段译码/驱动器,其中abcd为BCD码输入,a为最低位。LT为灯测试端,加高电平时,显示器正常显示,加低电平时,显示器一直显示数码“8”,各笔段都被点亮,以检查显示器是否有故障。BI为消隐功能端,低电平时使所有笔段均消隐,正常显示时,B1端应加高电平。另外CD4511有拒绝伪码的特点,当输入数据越过十进制数9(1001)时,显示字形也自行消隐。LE是锁存控制端,高电平时锁存,低电平时传输数据。a~g是7段输出,可驱动共阴LED数码管。另外,CD4511显示数“6”时,a段消隐;显示数“9”时,d段消隐,所以显示6、9这两个数时,字形不太美观图路,BI:4脚是消隐输入控制端,当BI=0时,不管其它输入端状态如何,七段数码管均处于熄灭(消隐)状态,不显示数字。LT:3脚是测试输入端,当BI=1,LT=0时,译码输出全为1,不管输入DCBA状态如何,七段均发亮,显示“8”。它主要用来检测数码管是否损坏。LE:锁定控制端,当LE=0时,允许译码输出。LE=1时译码器是锁定保持状态,译码器输出被保持在LE=0时的数值。A1、A2、A3、A4、为8421BCD码输入端因此在本电路模块中,4511芯片与两位7端共阴数码管相连接,达到显示计数的目的。武汉理工大学《数字电子技术基础》课程设计报告102.7报警模块的仿真图2.7报警模块2.8报警模块的分析与设计报警模块就是当计数达到预制数的一刻,报警模块会发出声或光的报警信号,在本电路的设计中,当记满30秒时,十位的74LS90芯片的输出端为0011,将两个高电平输出通过74LS08芯片与门,则输出为一个高电平,将此个输出的高电平接入到74LS74的D触发器的时钟信号的输入端,74LS74芯片是一个上升沿触发的D触发器,则当十位计数到0011时,两个高电平将经过与门将产生一个上升沿的脉冲信号,使D触发器的输入信号输出,在电路中,D触发器的输入端始终接到高电平,因此,当上升沿到来时,高电平的输入信号就会输出,而用于报警作用的蜂鸣器正端接D触发器的输出,负端接地,当D触发器的输出端为高电平时,蜂鸣器就会发出报警信号,从而完成预置报警功能。武汉理工大学《数字电子技术基础》课程设计报告112.9整体电路仿真图2.9整体电路将555芯片连接成多谐震荡电路,根据设计要求,设置不同的电阻电容值使得输出的脉冲周期为1秒。可预制的定时显示报警电路,让计数器每次计数的时间间隔为1秒,所用为74LS90芯片,它可以产生0到30进制的计数,计数电路由两块74LS90芯片构成,将低两位的高电平信号输入到90芯片的清零端,两块90芯片的清零端连接在一起,即可实现同时清零,则计数30秒完成,数显示模块有两块4511译码器和2块共阴极数码管组成,将计数器的Qa、Qb、Qc、Qd依次接入到译码器中,则在计数过程中,数码管会显示工作时间,报警模块有D触发器和蜂鸣器组成,使D触发器的输出为高电平,而蜂鸣器的负极接地,这样,当计数到预制时间时,蜂鸣器就会报警。实验预制报警功能。武汉理工大学《数字电子技术基础》课程设计报告123硬件电路3.1硬件焊接图图3.1硬件焊接调试过程在焊接的时候一定要非常的注意不能出现虚焊和短接等情况。更加要注意的是在条件允许的情况下,要检查每一个元件的好坏,这样更加能够保证课设的顺利进行。在焊接完成后不要急于加电压,信号等进行操作,要检查每个元件是否虚焊,是否正负反接,每个芯片的接高电平和接地是否有遗漏,整体的接线是否正确。在确定所有的工程都完成后,在进行实际的操作,就是检验整个课设最终成果的时候。在检验与测试的时候,实验板并没有按照预期的出现了正确或着说预期的实验效果.通过对实验板各个功能部件的调试,慢慢的去发现问题和错误并及时改正过来。武汉理工大学《数字电子技术基础》课程设计报告133.2原件清
本文标题:数电课设定时显示报警电路
链接地址:https://www.777doc.com/doc-5087885 .html