您好,欢迎访问三七文档
当前位置:首页 > 电子/通信 > 综合/其它 > 第五章--时序逻辑电路-习题解答
第五章时序逻辑电路习题解答注:1.用EDA软件(例如Multisim/EWB)可以帮助解题。凡加注了“★”的题,可以用用该类软件求解;凡加注了“◆”的题,以用该类软件进行验证。2.答案仅供参考,且非唯一。也不一定是最佳答案。[题5.1]分析图P5.1时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图,说明电路能否自启动。[解]11322131233n113131n1212212n133213311;JKQJKQJQQKQQQQQQQQQQQQQQQQQQQYQ+++=======+==+=⊕== 电路能自启动。状态转换图如图A5.1。[题5.2]试分析图P5.2时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图。A为输入逻辑变量。[解]12212+12n112n1212()(+)DAQDAQQAQQQAQQAQQ++=====21=YAQQ电路的状态转换图如图A5.2。[题5.3]试分析图P5.3时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图,检查电路能否自启动。[解]12312121331232n11231n12123132n+13123223;1;;=JQQKJQKQQJQQKQQQQQQQQQQQQQQQQQYQQ++=======+=+= 电路的状态转换图如图A5.3。电路能自启动。[题5.4]分析图P5.4给出的时序电路,画出电路的状态转换图,检查电路能否自启动,说明电路实现的功能。A为输入变量。[解]n+11111n122221212121=+JKQQJKAQQAQQYAQQAQQ+=====⊕=⊕⊕电路状态转换图如图A5.4。A=O时作二进制加法计数,A=1时作二进制减法计数。[题5.5]分析图P5.5的时序逻辑电路,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图,说明电路能否自启动。00110230232001330120n100n11230112301n123002n130012301231;;;(+)(+)JKJQQQKQJQQKQQJQQQKQQQQQQQQQQQQQQQQQQQQQQQQYQQQQ++++==========+=+=+= 状态转换图如图A5.5。电路能自启动。[题5.6]试画出用4片74LSl94组成16位双向移位寄存器的逻辑图。74LSl94的功能表见表5.3.2。[解]见图A5.6。[题5.7]在图P5.7电路中,若两个移位寄存器中的原始数据分别为3210AAAA=1001,3210BBBB=00ll,试问经过4个CP信号作用以后两个寄存器中的数据如何?这个电路完成什么功能?[解]经过4个时钟信号作用以后,两个寄存器里的数据分别为3210AAAA=1100,3210BBBB=0000。这是一个4位串行加法器电路,CI的初值设为0。★[题5.8]分析图P5.8的计数器电路,说明这是多少进制的计数器。十进制计数器74160的功能表见表5.3.4。[解]图P5.8电路为七进制计数器。★[题5.9]分析图P5.9的计数器电路,画出电路的状态转换图,说明这是多少进制的计数器。十六进制计数器74LSl61的功能表如表5.3.4所示。[解]电路的状态转换图如图A5.9。这是一个十进制计数器。★[题5.10]试用4位同步二进制计数器74LSl61接成十二进制计数器,标出输入、输出端。可以附加必要的门电路。74LSl61的功能表见表5.3.4。[解]见图A5.10。★[题5.11]试分析图P5.11的计数器在M=1和M=0时各为几进制。74160的功能表见表5.3.4。[解]M=1时为六进制计数器,M=O时为八进制计数器。★[题5.12]图P5.12电路是可变进制计数器。试分析当控制变量A为1和0时电路各为几进制计数器。74LSl61的功能表见表5.3.4。[解]A=1时为十二进制计数器,A=0时为十进制计数器。★[题5.13]设计一个可控进制的计数器,当输入控制变量M=0时工作在五进制,M=1时工作在十五进制。请标出计数输入端和进位输出端。[解]见图A5.13。★[题5.14]分析图P5.14给出的计数器电路,画出电路的状态转换图,说明这是几进制计数器。74LS290的电路见图5.3.32。[解]这是一个七进制计数器。电路的状态转换图如图A5.14所示。其中的0110、0111、1110、11114个状态为过渡状态。3210QQQQ★[题5.15]试分析图P5.15计数器电路的分频比(即Y与CP的频率之比)。74LSl61的功能表见表5.3.4。[解]第(1)级74LSl61接成了七进制计数器,第(2)级74LSl61接成了九进制计数器,两级串接成7×9=63进制计数器。故Y的频率与CP的频率之比为1:63。★[题5.16]图P5.16电路是由两片同步十进制计数器74160组成的计数器,试分析这是多少进制的计数器,两片之间是几进制。74160的功能表见表5.3.4。[解]第(1)片74160接成十进制计数器,第(2)片74160接成了三进制计数器。第(1)片到第(2)片之间为十进制,两片串接组成三十进制计数器。★[题5.17]分析图P5.17给出的电路,说明这是多少进制的计数器,两片之间是多少进制。74LSl61的功能表见表5.3.4。[解]在出现0LD=信号以前,两片74LSl61均按十六进制计数。即第(1)片到第(2)片为十六进制。当第(1)片计为2,第(2)片计为5时产生0LD=信号,总的进制为5×16+2+1=83故为八十三进制计数器。[题5.18]用同步十进制计数器芯片74160设计一个三百六十五进制的计数器。要求各位间为十进制关系。允许附加必要的门电路。74160的功能表见表5.3.4。[解]见图A5.18。[题5.19]设计一个数字钟电路,要求能用七段数码管显示从0时0分0秒到23时59分59秒之间的任一时刻。[解]电路接法可如图A5.19所示。计数器由六片74160组成。第(1)、(2)两片接成六十进制的“秒计数器”,第(1)片为十进制,第(2)片为六进制。第(3)、(4)片接成六十进制的“分计数器”,接法与“秒计数器”相同。第(5)、(6)片用整体复位法接成二十四进制计数器,作为“时计数器”。显示译码器由六片7448组成,每片7448用于驱动一只共阴极的数码管BS201A.★[题5.20]图P5.20所示电路是用二一十进制优先编码器74LSl47和同步十进制计数器74160组成的可控分频器,试说明当输入控制信号A、B、C、D、E、F、G、H、I,分别为低电平时由Y端输出的脉冲频率各为多少。已知CP端输入脉冲的频率为10kHz。74LSl47的功能表如表3.3.3所示,74160的功能表见表5.3.4。[解]由图可见,计数器74160工作在可预置数状态,每当计数器的进位输出C=1时(即时),在下一个CP上升沿到达时置入编码器74LSl47的输出状态。再从图A5.20给出的74160的状态转换图可知,当A=0时74LSl47的输出为32101001QQQQ=3210YYYY32101110YYYY=,74160的数据输入端,则状态转换顺序将如图中所示,即成为九进制计数器。输出脉冲Y的频率为CP频率的1/9。依次类推便可得到下表:32100001DDDD=◆[题5.21]试用同步十进制可逆计数器74LSl90和二一十进制优先编码器74LSl47设计一个工作在减法计数状态的可控分频器。要求在控制信号A、B、C、D、E、F、G、H分别为1时分频比对应为1/2、1/3、1/4、1/5、1/6、1/7、1/8、1/9。74LSl90的逻辑图见图5.3.25,它的功能表如表5.3.5。可以附加必要的门电路。[解]可用作为0CPLD信号。因为在CP上升沿使32100000QQQQ=以后,在这个CP的低电平期间将给出一个负脉冲。0CP但由于74LSl90的LD=0信号是异步置数信号,所以0000状态在计数过程中是作为暂态出现的。如果为提高置数的可靠性,并产生足够宽度的进位输出脉冲,可以增设由组成的触发器,由1GG、2Q端给出与CP脉冲的低电平等宽的LD=0信号,并可由Q端给出进位输出脉冲。由图A5.21(a)中74LSl90减法计数时的状态转换图可知,若LD=0时置入,则得到四进制减法计数器,输出进位信号与CP频率之比为1/4。又由74LSl47的功能表(表3.3.3)可知,为使74LSl47的输出反相后为0100,32100100QQQQ=4I需接人低电平信号,故4I应接输入信号C。依次类推即可得到下表:于是得到如图A5.2l(b)的电路图。★[题5.22]图P5.22是一个移位寄存器型计数器,试画出它的状态转换图,说明这是几进制计数器,能否自启动。[解]n+11123223n+1221n+1332QDQQQQQQQDQQDQ==++====3Q=YQ23状态转换图如图A5.22,电路能自启动。这是一个五进制计数器。◆[题5.23]试利用同步十六进制计数器74LSl6l和4线一16线译码器74LSl54设计节拍脉冲发生器,要求从12个输出端顺序、循环地输出等宽的负脉冲。74LSl54的逻辑框图及说明见[题3.9]。74LSl61的功能表见表5.3.4。[解]用置数法将74LSl61接成十二进制计数器,并把它的Q、、Q、对应地接至74LSl54的32Q10Q3A、2A、1A、0A在74Lsl54的输出0Y~11Y端就得到了12个等宽的顺序脉冲~。0P11P电路接法见图A5.23。◆[题5.24]设计一个序列信号发生器电路,使之在一系列CP信号作用下能周期性地输出“001011011l”的序列信号。[解]可以用十进制计数器和8选1数据选择器组成这个序列信号发生器电路。若将十进制计数器74160的输出状态、、、作为8选l数据选择器的输入,则可得到数据选择器的输出Z与输入、、、之间关系的真值表。3Q2Q1Q0Q3Q2Q1Q0Q若取用8选1数据选择器74LS251(见图A5.24),则它的输出逻辑式可写为2102122010213101010425206217210=()()(+()+()+()+()xYDAAADAAADAAADAAADAAADAAADAAADAAA→∞++()+0)lim由真值表写出z的逻辑式,并化成与上式对应的形式则得到:3301210213202321032021210031()+()+()+0(+()+()+0()+()10)ZQQQQQQQQQQQQQQQQQQQQQQQQQQQQQQ= 2211000132457363,,,=,===,=AQAQAQDDQDDQQQDD=====0=,则数据选择器的输出Y即所求之Z。所得到的电路如图A5.24所示。◆[题5.25]设计一个灯光控制逻辑电路。要求红、绿、黄三种颜色的灯在时钟信号作用下按表P5.25规定的顺序转换状态。表中的1表示“亮”,0表示“灭”。要求电路能自启动,并尽可能采用中规模集成电路芯片。[解]因为输出为八个状态循环,所以用74LSl61的低三位作为八进制计数器。若以R、Y、G分别表示红、黄、绿三个输出,则可得计数器输出状态与R、Y、G关系的真值表:210QQQ选两片双4选1数据选择器74LSl53作通用函数发生器使用,产生R、Y、G。由真值表写出R、Y、G的逻辑式,并化成与数据选择器的输出逻辑式相对应的形式2010121020110102021012110=()()0()(()0()1()0()()()0()(210100))RQQQQQQQQQQQYQQQQQQQQQGQQQQQQQQQQQ+++=+++=+++ 电路图如图A5.25。◆[题5.26]用JK触发器和门电路设计一个4位循环码计数器,它的状态转换表应如表P5.26所示。[解]按照表P5.26中给出的计数顺序,得到图A5.26(a)所示的的卡诺图。从卡诺图写出状态方程,经化简后得到:n+1n+1n+1n+13210QQQQn
本文标题:第五章--时序逻辑电路-习题解答
链接地址:https://www.777doc.com/doc-5130427 .html