您好,欢迎访问三七文档
练习题一:一、填空题1、与非门的逻辑功能为。2、数字信号的特点是在上和上都是断续变化的,其高电平和低电平常用和来表示。3、三态门的“三态”指,和。4、逻辑代数的三个重要规则是、、。5、为了实现高的频率稳定度,常采用振荡器;单稳态触发器受到外触发时进入态6、同步RS触发器中R、S为电平有效,基本R、S触发器中R、S为电平有效7、在进行A/D转换时,常按下面四个步骤进行,、、、。。二、选择题1、有八个触发器的二进制计数器,它们最多有()种计数状态。A、8;B、16;C、256;D、642、下列触发器中上升沿触发的是()。A、主从RS触发器;B、JK触发器;C、T触发器;D、D触发器3、下式中与非门表达式为(),或门表达式为()。A、Y=A+B;B、Y=AB;C、Y=BA;D、Y=AB4、十二进制加法计数器需要()个触发器构成。A、8;B、16;C、4;D、35、逻辑电路如右图,函数式为()。A、F=AB+C;B、F=AB+C;C、F=CAB;D、F=A+BC6、逻辑函数F=AB+BC的最小项表达式为()A、F=m2+m3+m6B、F=m2+m3+m7C、F=m3+m6+m7D、F=m3+m4+m77、74LS138译码器有(),74LS148编码器有()A、三个输入端,三个输出端;B、八个输入端,八个输出端;C、三个输入端,八个输出端;D、八个输入端,三个输出端。8、单稳态触发器的输出状态有()A、一个稳态、一个暂态B、两个稳态C、只有一个稳态D、没有稳态三、判断:1、逻辑变量的取值,1比0大。()2、对于MOS门电路多余端可以悬空。()3、计数器的模是指对输入的计数脉冲的个数。()4、JK触发器的输入端J悬空,则相当于J=0。()5、时序电路的输出状态仅与此刻输入变量有关。()6、RS触发器的输出状态QN+1与原输出状态QN无关。()7、JK触发器的J=K=1变成T触发器。()8、各种功能触发器之间可以相互转换。()9、优先编码只对优先级别高的信息进行编码。()10、组合逻辑电路中产生竞争冒险的主要原因是输入信号受到尖峰干扰。()四、数制转化:1、(11110.11)2=()102、(100011.011)2=()8=()163、(374.51)10=()8421BCD五、逻辑函数化简:1、用公式法化简逻辑函数F=A(B+C)+A(B+C)+BCDE+BC(D+E)F2、用卡诺图法化简逻辑函数F=∑m(1,3,8,9,10,11,14,15)六、分析电路:1.八路数据选择器构成的电路如图所示,A2、A1、A0为数据输入端,根据图中对D0~D7的设置,写出该电路所实现函数Y的表达式。2.如图所示为利用74LS161的同步置数功能构成的计数器分析(1)当D3D2D1D0=0000时为几进制计数器?(2)当D3D2D1D0=0001时为几进制计数器?七、设计电路为提高报警信号的可靠性,在有关部位安置了3个同类型的危险报警器,只有当3个危险报警器中至少有两个指示危险时,才实现关机操作。试画出具有该功能的逻辑电路。练习题二:一、填空题1、计数器按增减趋势分有、和计数器。2、TTL与非门输入级由组成。两个OC门输出端直接接在一起称为。3、在TTL与非门,异或门,集电级开路门,三态门中,为实现线与逻辑功能应选用,要有推拉式输出级,又要能驱动总线应选用门。4、一个触发器可以存放位二进制数。5、优先编码器的编码输出为码,如编码输出A2A1A0=011,可知对输入的进行编码。6、逻辑函数的四种表示方法是、、、。7、移位寄存器的移位方式有,和。8、同步RS触发器中,R,S为电平有效,基本RS触发器中R,S为电平有效。9、常见的脉冲产生电路有二.判断题:1、对于JK触发器J=K=1时,输出翻转。()2、一个存储单元可存1位2进制数。()3、同一CP控制各触发器的计数器称为异步计数器。()4、对MOS门电路多余端不可以悬空。()5、函数式F=ABC+ABC+ABC=(3、5、6、7)()6、JK触发器的输入端J悬空,相当于J=1。()7、时序电路的输出状态仅与此刻输入变量有关。()8、一个触发器能存放一位二进制数。()9、计数器随CP到来计数增加的称加计数器。()10、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。()三、选择题1、对于MOS门电路,多余端不允许()A、悬空B、与有用端并联C、接电源D、接低电平2、右图①表示()电路,②图表示()电路A、与门B、或门C、非门D、与非门3、卡诺图③、④表示的逻辑函数最简式分别为()和()A、F=B+DB、F=B+DC、F=BD+BDD、F=BD+BD4、逻辑电路如图⑤,函数式为()A、F=AB+CB、F=AB+CC、F=AB+CD、F=A+BC5、一位8421BCD码计数器至少需要个触发器。BA.3B.4C.5D.106、下列逻辑函数表达式中与F=AB+AB功能相同的是()AA、BAB、BAC、BAD、BA7、施密特触发器常用于()A、脉冲整形与变换B、定时、延时C、计数D、寄存8、施密特触发器的输出状态有A、一个稳态、一个暂态B、两个稳态C、只有一个稳态D、没有稳态四、逻辑函数化简1、用公式法化简下列函数F=AD+BC+BD+A(B+C)+ABCD+ABDE2、用卡诺图法化简下列函数F=m(1、3,8,9,10,11,14,15)五、画波形图1、边沿型JK触发器的输入波形如图所示,画出Q端的波形。设触发器的初始状态为“1”。六、分析设计题1.分析右图8选1数据选择器的构成电路,写出其逻辑表达式。2.试用74LS138和适当门电路实现逻辑函数L(A、B、C)=(0、2、3、4、7)3.分别用方程式、状态转换图表示如图所示电路的功能。七、数制转换(1)、(1100011.011)2=()16=()8(2)、(100001)2=()10(3)、(156)10=()2=()8421BCD八、下图是555定时器构成的施密特触发器,已知电源电压VCC=12V,求:1.电路的VT+,VT-和VT各为多少?2.如果输入电压波形如图,试画出输出vo的波形。3.若控制端接至+6V,则电路的VT+,VT-和VT各为多少?练习题三一填空题1、触发器有个稳态,存储8位二进制信息要个触发器。2、在一个CP脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的,触发方式为式或式的触发器不会出现这种现象。3、常见的脉冲产生电路有,常见的脉冲整形电路有、。4、数字电路按照是否有记忆功能通常可分为两类:、。5、TTL与非门电压传输特性曲线分为区、区、区、区。。6、寄存器按照功能不同可分为两类:寄存器和寄存器。7、逻辑代数的三个重要规则是、、。8、逻辑函数F=ABBABABA=二。判断题:1、逻辑变量的取值,1比0大。()2、一个存储单元可存1位2进制数。()3、若两个函数具有不同的真值表,则两个逻辑函数必然不相等。()4、对MOS门电路多余端不可以悬空。()5、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。()6、JK触发器的输入端J悬空,相当于J=1。()7、时序电路的输出状态仅与此刻输入变量有关。()8、三态门的三种状态分别为:高电平、低电平、不高不低的电压。()9、与非门的逻辑功能是:有0出1,全1出0。()10、施密特触发器能作为幅值鉴别器。()三、选择题1、对于MOS门电路,多余端不允许A、悬空B、与有用端并联C、接电源D、接低电平2、一个8选1多路选择器,输入地址有,16选1多路选择器输入地址有。A、2位B、3位C、4位D、8位3.同步计数器和异步计数器比较,同步计数器的显著优点是。AA.工作速度高B.触发器利用率高C.电路简单D.不受时钟CP控制。4.把一个五进制计数器与一个四进制计数器串联可得到进制计数器。A.4B.5C.9D.205.下列逻辑电路中为时序逻辑电路的是。A.变量译码器B.加法器C.数码寄存器D.数据选择器C6、下列逻辑函数表达式中与F=AB+AB功能相同的是A、BAB、BAC、BAD、BA7、施密特触发器常用于A、脉冲整形与变换B、定时、延时C、计数D、寄存8、单稳态触发器的输出状态有A、一个稳态、一个暂态B、两个稳态C、只有一个稳态D、没有稳态9.一位8421BCD码计数器至少需要个触发器。BA.3B.4C.5D.10四、逻辑函数化简1、用公式法化简下列函数F=A(B+C)+A(B+C)+BCDE+BC(D+E)F2、用卡诺图法化简下列函数F=∑m(0,1,2,3,4,6,7,8,9,10,11,14)五、画波形图1、如图(a)所示逻辑电路,已知CP为连续脉冲,如图(b)所示,试画出Q1,Q2的波形。2、已知各逻辑门输入A、B和输出F的波形如下图所示写出F的逻辑表达式并画出逻辑电路。六、综合设计题1、设计一个故障显示电路,要求:(1)两台电机同时工作时F1灯亮(2)两台电机都有故障时F2灯亮(3)其中一台电机有故障时F3灯亮。2、试分析下图为几进制计数器七、数制转换(1)、(11110.110)2=()10=()8(2)、(10010011)8421BCD=()10(3)、(45.378)10=()2八、图(a)是555定时器构成的单稳态电路。已知:R=3.9k,C=1F,vi和vc的波形见图(b)。1.对应画出vo的波形。2.估算脉宽Tw的数值。练习题四1.常用的BCD码有、、、等。常用的可靠性代码有、等。2.逻辑函数的四种表示方法是、、、。3.TTL与非的VOFF称为,VON称为4、触发器有两个互补的输出端Q、Q,定义触发器的1状态为,0状态为,可见触发器的状态指的是端的状态。5、一个触发器可以记忆位二进制代码,四个触发器可以记忆位二进制代码。6、主从JK触发器的特性方程。7、施密特触发器是将变为矩形波输出。8、DAC是将的电路。二、选择题(每题1分,共10分)1.下面各图中输出为高电平的是.。2.在何种输入情况下,“与非”运算的结果是逻辑0。A.全部输入是0B.任一输入是0C.仅一输入是0D.全部输入是13.逻辑函数F=)(BAA=。A.BB.AC.BAD.BA4.为实现将JK触发器转换为D触发器,应使。A.J=D,K=DB.K=D,J=DC.J=K=DD.J=K=D5.边沿式D触发器是一种稳态电路。A.无B.单C.双D.多6.多谐振荡器可产生。A.正弦波B.矩形脉冲C.三角波D.锯齿波7.八路数据分配器,其地址输入端有个。A.1B.2C.3D.48.8位移位寄存器,串行输入时经个脉冲后,8位数码全部移入寄存器中。A.1B.2C.4D.89、一位8421BCD码计数器至少需要个触发器。A.3B.4C.5D.1010、一个16选1多路选择器输入地址有A、2位B、3位C、4位D、8位三、判断题1.数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。()2.格雷码具有任何相邻码只有一位码元不同的特性。()3.若两个函数具有相同的真值表,则两个逻辑函数必然相等。()。4.三态门的三种状态分别为:高电平、低电平、不高不低的电压。()5.一般TTL门电路的输出端可以直接相连,实现线与。()6.D触发器的特性方程为Qn+1=D,与Qn无关,所以它没有记忆功能。()7.同步触发器存在空翻现象,而边沿触发器和主从触发器克服了空翻。()8.单稳态触发器的暂稳态时间与输入触发脉冲宽度成正比。()9.优先编码器的编码信号是相互排斥的,不允许多个编码信号同时有效。()10.编码与译码是互逆的过程。()四、化简题1、用代数法化简下列逻辑函数成为最简“与或”式F=AB+BD+DCE+AD2、用卡诺图化简下列逻辑函数成为最简“与或”式F(A,B,C,D)=Σm(0,1,4,9,12,13)+Σd(2,3,6,7,8,10、11、14)五、画波形图1.根据逻辑图,写出逻辑函数,并画出Y的波形。2.如图(a)所示逻辑电路,已知CP为连续脉冲,如图(b)所示,试画出Q1,Q2的波形。六、综合设计题1.用八选一选择器设计一个组合逻辑电路,起输
本文标题:数电练习题
链接地址:https://www.777doc.com/doc-5550909 .html