您好,欢迎访问三七文档
当前位置:首页 > 行业资料 > 国内外标准规范 > DSP技术与应用习题库及答案
仅供个人参考不得用于商业用途一、填空题第一章1.数字信号处理特点大量的实时计算(FIRIIRFFT),数据具有高度重复(乘积和操作在滤波、卷积和FFT中等常见)。2.信号处理的作用信号改善;信号检测、估计等3.信号处理的方法信号波形分析/变换、滤波、现代谱估计/分析、自适应滤波等。Forpersonaluseonlyinstudyandresearch;notforcommercialuse4.信息系统包括采集、传输、处理、等。5.数字信号处理常用算法有FIR滤波、IIR滤波、Forpersonaluseonlyinstudyandresearch;notforcommercialuse离散傅里叶变换、卷积、离散余弦变换等6.处理器速度的提高得益于器件水平、处理器结构、并行技术等。7.DSP结构特点包括采用哈佛结构体系、采用流水线技术、硬件乘法器、多处理单元、特殊的DSP指令。8.DSP芯片按用途分为通用型DSP、专用型DSP。9.DSP芯片按数据格式分为浮点型、定点型。第二章1.C28x芯片具有C27X、C28X、C2XLP操作模式。2.C28x芯片模式选择由ST1中的AMODE和OBJMODE位组合来选定模式。3.CPU内核由CPU、仿真逻辑、接口组成。4.CPU主要特性是保护流水线、独立寄存器空间算术逻辑单元(ALU)、地址寄存器算术单元(ARAU)、循环移位器乘法器。5.CPU信号包括存储器接口信号、时钟和控制信号、复位和中断信号、仿真信号。6.TMS320F2812组成特点是32位、定点、改进哈佛结构、循环的寻址方式。7.存储器接口有3组地址总线。8.存储器接口有3组数据总线。9.存储器接口地址总线有PAB、DRAB、DWAB、10.CPU中断控制寄存器有IFR、IER、DBGIER。11.ACC累加器是32位的,可表示为ACC、AH、AL。12.被乘数寄存器是32位的,可表示为XT、T、TL。13.乘数结果寄存器是32位的,可表示为P、PH、PL。14.数据页指针寄存器16位的,有65536页,每页有64个存储单元。数据存储空间容量是4M字。15.堆栈指针复位后SP指向地址是0x000400h。第三章1.DSP芯片内部包含存储器类型有片内双访问存储器(DARAM)、片内单访问程序/数据RAM(SARAM)、掩膜型片内ROM存储器、闪速存储器(Flash)仅供个人参考不得用于商业用途一次性可编程存储器(OTP)。2.C28x具有32位的数据地址和22位的程序地址,总地址空间可达4G字(每个字16位)的数据空间和4M字的程序空间。3.在程序地址中保留了64个地址作为CPU的32个中断向量。通过ST1l的位VMAP向量映像到程序空间的顶部或底部。4.C28x包含两个单周期访问的存储器SARAM地址是0x000000H-0x0007FFH、0x008000H-0x009FFFH。5.单口随机读/写存储器,在单个机器周期内只能被访问1次。6.C28x片内SARAM分5块。7.MO和M1每块的大小为1K*16其中,MO映像至地址0x000000—0x0003FFh,M1映像至地址0x000400-0x007FFH。8.LO和L1每块的大小为4K*16其中,LO映像至地址0x008000H-0x008FFFH,L1映像至地址0x009000H-0x009FFFh。9.HO大小为8K*16位,映像至地址0x3F80000H-0x3F9FFFh。10.C28x包含位的Flash存储器1K*16位的OTP11.Flash存储器被分成4个8Kxl6位单元和8个16Kxl6位的单元12.外部扩展接口映射到5个独立的存储空间ZONE0/1/2/6/7。13.用户可以通过软件改变XINTCNF2寄存器中的XMP/MC位来控制BootROM和XINTFZone7的映射。14.微处理器模式Zone7映射到高位置地址空间,中断向量表可以定位在外部存储空间。BootROM将被屏蔽。15.微计算机模式Zone7被屏蔽且中断向量表从BootROM中获取。16.Zone2和Zone6共享外部地址总线,片选信号分别是XZCS2和XZCS6AND7。17.Zone0和Zonel公用一个外部片选信号ZCS0ANDCS1,采用不同的内部地址。Zone0的寻址范围是0x002000~0x003FFF,Zonel的是0x004000~0x005FFF。18.写操作紧跟读操作流水线保护会影响Zonel空间的访问,故Zonel空间适合用于扩展外设,而不适合用来扩展外部存储器。19.Zone7是独立的地址空间,复位时,XMP/MC引脚为高电平,Zone7空间映射到0x3FC000。20.Zone7和Zone6空间公用一个片选信号XZCS6AND7。访问外部Zone7空间的地址范围是0x07C000~0x07FFFF,Zone6也使用这个地址空间是0x07C000~0x07FFFF。21.XINTF时钟有XTIMCLK、XCLOCK。22.XINTF空间的读或写操作的时序都可分为建立(Lead)、激活(Active)、跟踪(Trail)。三个阶段。23.XINTF接口需考虑最小等待状态的需要、XINTF的时序特性外部器件的时序特性、C28x芯片和外设间的附加延时。24.DSP通过检测XREADY信号,从而可以延长DSP访问处设的激活阶段。25.GPIO口通过功能功能控制、方向、数据、设置清除、反转触发、寄存器来控制第4章仅供个人参考不得用于商业用途1.中断分为可屏蔽中断、非屏蔽中断。2.处理中断过程接收中断请求、响应中断、准备执行中断服务程序并保存寄存器值、执行中断服务子程序。3.中断向量地址的低地址保存该向量的低16位,高地址则保存它的高6位。4.向量表可以映像到程序空间的底部或顶部,这取决于状态寄存器STl的向量映像位VMAP如果VMAP位是0,向量就映像在以0x000000开始的地址上;如果其值是1,向量就映像到以0x3FFFC0开始的地址上。5.281X有14个通用中断,为仿真而设计的中断DLOGINT(数据标志中断)、TOSINT(实时操作系统中断)。6.281X中断寄存器有IFR、IER、DBGIER、中断标志寄存器IFR、中断使能寄存器IER、调试中断使能寄存器DBGIER、状态寄存器7.C28x非屏蔽中断包括软中断INTR和TRAP指令、硬件中断NMI、非法指令陷阱、硬件复位中断RS。8.低功耗模式有HALT、STANDBY、IDLE。9.PIE模块支持96个不同的中断,这些中断分成12个组,每个组8个中断,10.对于多路复用的中断源,PIE块中的每个中断组都有一个相关中断标志寄存器PIEIFRx.y和使能位PIEIERx.y。另外,每个中断组(1NT1~INTl2)都有一个应答位PIEACKx。第5章1.F281X有2个事件管理器。(EVA,EVB)2.事件管理器结构具有通用定时器、全比较/PWM单元、捕获单元、正交编码脉冲电路。3.通用定时器有在控制系统中产生采样周期、为捕获单元和正交编码脉冲电路(只针对GP2/4)提供时基;、为比较单元和PWM产生电路提供时基。。4.每个通用定时器产生中断的条件有上溢、下溢、比较匹配、周期匹配5.定时器的4种操作模式是停止/保持、连续增计数、定向增/减计数、连续增减计数。6.每个事件管理器3路由完全比较单元产生的带有可编程死区的PWM信号,定时器比较器产生的2路独立的PWM信号。7.比较单元相关的PWM电路包括的功能单元有非对称/对称波形发生器、可编程死区单元、输出逻辑、空间矢量(SV)PWM状态机。8.正交编码脉冲是两个频率变化且正交的脉冲。9.QEP电路可用于连接一个光电编码器以获得旋转机器的位置和速率等信息。10.SCI结构特点有一个发送器(TX)及相关寄存器、一个接收器(RX)及相关寄存器、一个可编程的波特率产生器、数据存储器映射的控制和状态寄存器。。11.多处理异步通信模式有空闲线多处理器模式地址位多处理器模式。12.ADC触发方式有软件启动、事件管理器启动、外部引脚启动。13.ADC工作方式有同步采样、顺序采样。第6章1、TMS320C28x存储器寻址方式有直接寻址方式、堆栈寻址方式、间接寻址方式、寄存器寻址方式、数据/程序/IO空间立即寻址方式、程序空间间接寻址、字节寻址方式2.当需要访问堆栈中的数据时,SP的值减去这的6位偏移量就是被访问的数据的地址。3.汇编语言包括汇编指令、伪指令和宏指令。4.汇编源程序由标号域、助记符域、操作数域、注释域组成第7章仅供个人参考不得用于商业用途1.使用宏的过程要经过定义宏、调用宏、展开宏、阶段。2.目标文件包括文本段、数据段、预留段默认的段。3.目标文件有已初始化的段、未初始化的段基本类型的段。4.链接器伪指令MEMORY存储器伪指令可以确定目标系统的各种内存配置。5.链接器伪指令SECTIONS段伪指令确定链接器组合输入段的方法和输出段在存储器中的位置。第9章1.整数运算的问题有:(1)两个16位整数相乘,乘积总是“向左增长”。这意味着多次相乘后,乘积将会很快超出定点器件的数据范围。(2)保存32位乘积到存储器,要开销2个机器周期以及2个字的存储器单元。(3)由于乘法器都是16位相乘,因此很难在后续的递推运算中,将32位乘积作为乘法器的输入。2.小数运算的优点(1)乘积总是“向右增长”。这就味着超出定点器件数据范围的将是不太感兴趣的部分。(2)既可以存储32位乘积,也可以存储高16位乘积,这就允许用较少的资源保存结果。(3)可以用于递推运算。3.C28x采用2的补码表示小数,其最高位为符号位。4.解决冗余符号的办法是在乘法器将结果传送至累加器时就能自动地左移1位。5.FIR数字滤波器设计方法一般采用窗函数法。6.IIR滤波器的实现方法有冲击响应不变法、双线性变换法、阶跃响应不变法。二、选择题第1章1.TMS320C5XX主要应用于(B)领域。A、自动控制B、语音处理C、浮点运算D、图象处理2.TMS320C2XX主要应用于(A)领域。A、自动控制B、语音处理C、浮点运算D、图象处理3.TMS320C6XX主要应用于(D)领域。A、自动控制B、语音处理C、浮点运算D、图象处理4.TMS320C3XX主要应用于(C)领域。A、自动控制B、语音处理C、浮点运算D、图象处理5.采用DSP进行数字信号处理属于(C)实现方法。A、硬件B、软件C、软硬件结合D、以上都不是6.可编程数字信号处理器简称(D)。A、CPUB、MCUC、CCUD、DSP第2章1.通过状寄存器STl的位OBJMODE和位AMODE的组合,选定C28x模式的是(C)。A、00B、01C、10D、112.通过状寄存器STl的位OBJMODE和位AMODE的组合,选定C27x目标-兼容模式的是(A)。A、00B、01C、10D、113.通过状寄存器STl的位OBJMODE和位AMODE的组合,选定C2xLP源-兼容模式的是(D)。A、00B、01C、10D、11仅供个人参考不得用于商业用途5.在同一个机器周期内,CPU不能同时进行的操作是(B)。A.程序空间读操作和数据空间的读操作B.程序空间写操作和程序空间的读操作C.数据空间读操作和数据空间的写操作D.程序空间读操作和数据空间的写操作6.在同一个机器周期内,CPU能同时进行的操作是(A)。A.程序空间读操作和数据空间的读操作B.程序空间写操作和程序空间的读操作C.程序空间写操作和数据空间的写操作D.以上都不发生冲突。7.TMS320F2812DSP微处理器采用的是(A)结构A、哈佛结构B、冯•诺依曼结构C、矩阵结构D、以上都不是8.TMS320F2812DSP有(D)组数据总线。A、4B、16C、8D、39.TMS320F2812DSP有(D)组地址总线。A、4B、16C、8D、310、TMS320F2812DSP采用改进的哈佛结构,围绕(B)条16位总线建立。#A、4B、6C、8D、1011、在TMS320F2812DSP中采用了(C)级流
本文标题:DSP技术与应用习题库及答案
链接地址:https://www.777doc.com/doc-5875778 .html