您好,欢迎访问三七文档
强化1.1在微型计算机广阔的应用领域中,会计电算化应属于科学计算应用方面。答案:错。会计电算化属于计算机数据处理方面的应用。2.决定计算机计算精度的主要技术指标一般是指计算机的字长。答案:对。3.计算机“运算速度”指标的含义是指每秒钟能执行多少条操作系统的命令。答案:错。“运算速度”指标的含义是指每秒钟能执行多少条指令。4.利用大规模集成电路技术把计算机的运算部件和控制部件做在一块集成电路芯片上,这样的一块芯片叫做单片机。答案:错。计算机的运算部件和控制部件做在一块集成电路芯片上,这样的一块芯片叫做微处理器。强化3.1.某R进位计数制,其左边1位的权是其相邻的右边1位的权的R23.一个正数的补码和这个数的原码表示一样,但正数的反码就不是该数的原码表示,而是原答案:错。一个正数的补码和反码均和这个数的原码表示一样。4.表示定点数时,若要求数值0在计算机中惟一地表示为全05.将补码的符号位改用多位来表示,就变成变形补码,一个用双符号位表示的变形补码11.1010答案:错。用双符号位表示的变形补码正数应为006.在浮点运算器中,阶码部件可实现加、减、乘、除四种运算。答案:错。阶码部件可实现加、减运算。78.运算器不论是复杂的还是简单的,都有一个状态寄存器,状态寄存器是为计算机提供判断9.在一台具有80387协处理器的PC机中。CPU是把80387当作外设来读取80387的指令。答案:错。CPU与8038710.在CPU11.全加器和半加器的区别在于是否考虑低位向高位进位。考虑低位向本位有进位的加法器同步3.1.2.3.4.5.浮点运算器的阶码部件可实现加、减、乘、除467答案:错。加法器是构成运算器的基本部件,为提高运算速度,加法器一般都采用并行加法强化4.1存储器是计2.动态RAM和静态RAM3.CPU访问存储器的时间是由存储器的容量决定的,存储器容量越大,访问存储器所需的时答案:错。CPU访问存储器的时间是基本固定的,与容量无关,而是由存储元的材料决定的。4.因为半导体存储器加电后才能存储数据,断电后数据就丢失了,因此EPROM做成的存储器答案:错。半导体存储器加电后才能存储数据,断电后数据丢失,这是指RAM。而EPROM是5.目前大多数个人计算机中可配置的内存容量仅受地址总线位数限制。答案:错。内存容量不仅受地址总线位数限制,还受寻址方式、操作系统的存储管理方式等6答案:错。刷新不仅仅因为存储器是破坏性读出,还在于动态存储器在存储数据时,若存储器不做任何操作,电荷也会泄漏,为保证数据的正确性,必须使数据周期性地再生,即刷新。7.一般情况下,ROM和RAM答案:对。在计算机设计中,往往把RAM和ROM的整体作主存。因此,RAM和ROM一般是统8.多体交叉存储器是为了解决由于主存太大,而将一个主存体分成多个独立存储体的一种技术。答案:错。多体交叉存储器是为了解决主存速度问题,而将一个主存体分成多个独立存储体9.在计算机中,存储器是数据传送的中心,但访问存储器的请求是由CPU或I/O所发出的。10.CPU中通常都设置若干个寄存器,这些寄存器与主存统一编址。访问这些寄存器的指令答案:错。机器中的寄存器常常是独立编址的,因此访问寄存器的指令格式与访问存储器的11.同SRAM相比,由于DRAMSRAM不需要刷新是由于电路的构成不同。它是依靠电源维持运行,而DRAM是依靠电容维持状态,所以SRAM功耗较12.双极型RAM答案:错。双极型RAM13.目前常用的EPROM是用浮动栅雪崩注入型MOS管构成,称为FAMOS型EPROM,该类型的EPROM出厂时存储的全是“1同步4.1.计算机的内存由RAM和ROM2.微机使用过程中,如果突然断电,RAM和ROM答案:错。RAM中保存的信息在断电后会丢失,而ROM3.半导体ROM45.由于DRAM6.一台具有16位地址线的计算机,它的主存容量可以大于64KB。答案:错。具有16位地址线的计算机,它的主存容量最大只能为64KB强化5.1.2.堆栈是由若干连续存储单元组成的先进先出存储区。3.RISC较传统的CISC的CPU存储器操作指令更丰富,功能更强。答案:错。RISC4.5.程序计数器PC6答案:错。内存地址寄存器用来指示从内存中取数据或指令。78答案:错。可以用二进制运算指令处理输入输出数据,然后编程将运算结果转为十进制输出。910.在计算机的指令系统中,真正必须的指令数是不多的,其余的指令都是为了提高机器速11.扩展操作码是一种优化技术,它使操作码的长度随地址码的减少而增加,不同地址的指12.转移类指令能改变指令执行顺序,因此,执行这类指令时,PC和SP的值都将发生变化。答案:错。执行这类指令时,SP13.RISC14.新设计的RISC,为了实现其兼容性,是从原来CISC系统的指令系统中挑选一部分简单答案:错。选用使用频度高的一些简单指令,以及很15.RISC答案:错。RISC同步5.1.2.没有设置乘、除法指令的计算机系统中,就不能实现乘、除法运算。答案:错。在没有设置乘、除法指令的计算机系统中,可通过加、减、移位等运算实现乘、3.计算机指令是指挥CPU进行操作的命令,指令通常由操作码和操作数的地4答案:错。不设置浮点运算指令的计算机,仍可用于科学计算,只是要增加编程量且速度不5.采用RISC答案:错。RISC计算机的体系结构只是相对CISC机要简单些。强化6.12.引入微程序机器级,使CPU的硬件电路更为简单,可以使CPU的指令系统功能更强。3答案:错。4.在CPU中,译码器主要用在运算器中挑选多路输入数据中的某一路数据送到ALU答案:错。在CPU中,译码器主要用于指令的译码、寻址模式的译码及操作数地址的译码。56.计数器的功能是对输入脉冲进行计数,不能用它作分频器或定时等7同步6.1.每一条微指令都只是包含一条微命令。23.4.机器的主频最快,机器的速度就最快答案:错。计算机的运算速度首先与主频有关,主频越高运算速度越快。其次是字长,字长越长,单位时间内完成的数据运算就越多,运算速度就越快。最后是计算机的体系结构,体系结构合理,同样器件的整机速度就快,比如存储器采用分级结构,处理机采用流水线结构、多机结构,都是为了提高计算机整机的运算速度和效率而做的体系结构方面的改进。所5.引入微程序机器级,使计算机的CPU更为简单,可以组成功能更强的指令系统,从而加快了CPU答案:错。引入微程序机器级,使计算机的CPU更为简单,可以组成功能更强的指令系统,强化7.1.Cache答案:错。Cache2答案:错。引入虚拟存储系统的目的,是为了扩大内存的容量。3.采用虚拟存储器技术,用户编写的应用程序其地址空间是连续的。4.在虚拟存储器中,当程序正在执行时5.机器刚加电时Cache无内容,在程序运行过程中CPU初次访问存储器某单元时,信息由存储器向CPU传送的同时传送到Cache;当再次访问该单元时即可从Cache取得信息(假设没有被替换)。6.在虚拟存储器中,逻辑地址转换成物理地址是由硬件实现的,仅在页面失效时才由操作系7.内存与外存都能直接向CPU答案:错。外存不能直接向CPU提供数据,CPU需要数据时向主存发出请求,若主存中无此数据,由存储管理软件从辅存中调入,然后再提供给CPU同步7.1.CPU向存储器执行写操作时,为了使Cache内容和主存的内容保持一致,采用写直达(写通)法,可同时写入Cache和主存中。2.Cache与主存统一编址,即主存空间的某一部分属于Cache。答案:错。Cache是单独编址的,它不是主存的一部分,比主存的存取速度要快一个数量级。3.在虚拟存储器中,辅助存储器与主存储器以相同的方式工作,因此允许程序员用比主空间大得多的辅助空间编程,并不是因为辅助存储器与主存的工作方式相同,而是因为在主45.Cache强化8.1.23.CDROM4.高数据传输率CDROM5.随着半导体集成电路的发展,外部设备在答案:错。半导体集成电路的发展,使CPU和主存的造价降低,而外部设备在硬件系统中的同步8.12答案:错。移动磁头硬盘存储器存取数据时磁头在磁盘盘面上径向移动,磁头与盘面不接强化9.1.不带汉字硬字库的点阵式打印机不能打2.显示刷新存储器由RAM34567.89同步9.12答案:错。图像显示器的分辨率比兼容的图形显示器的分辨率更高,因此画面的真实感更强。3.字符发生器是存放ASCII字符点阵的存储器,汉字也是由点阵构成的,因此,能处理汉字的答案:错。能处理汉字的计算机,其汉字点阵可用字符发生器产生,称硬字库,但现在一般采用软字库。4.键盘属于输入设备,但显示器上显示的内容既有机器输出的结果,又有用户通过键盘输入答案:错。显示器无论是输出机器的结果还是输出键盘输入的内容均是向用户输出信息,所强化10.1.答案:错。如果高优2.全双工工作方式可以在两个方向传送信息,但是在同一时刻,只能工作在一个方向上传送答案:错。全双工工作方式可以在两个方向同时传送信息。3.半双工工作方式是可以在两个方向传送信息,但是在同一时刻只能工作在一个方向上传送答案:对。4.组成总线不仅要有传输信息的传输线,还应有实现总线控制的器件,即总线缓冲器和总线5.大多数微型计算机的总线由地址总线、数据总线和控制总线组成,因此,它们是三总线结6.DMA控制器和CPU答案:错。DMA控制器和CPU7答案:错。如果CPU关中断,则优先级高的中断请求也不能中断另一个中断处理程序的执行。8.一个通道可以连接多个外部设备控制器,一个外部设备控制器可以管理一台或多台外部设备。答案:错。一个通道可以连接多个外部设备控制器,但一个外部设备控制器只能管理一台外9答案:错。CPU1011.DMA答案:错。DMA是主存与高速外设之间交换数据的方式,它不能用于主存与主存之间的数据12答案:错。级别最高的中断不一定是不可屏蔽中断,这与机器的设计有关。例如,在PC/XT13.CPU1415.为了保证中断服务程序执行完毕以后,能正确返回到被中断的断点继续执行程序,必须16.中断屏蔽技术是用中断屏蔽寄存器对中断请求线进行屏蔽控制,因此,只有多级中断系统(CPU答案1718.CPU可任选CPU停止法,即总线周期挪用法或总线周期分时法来实现DMA同步10.1.中断屏蔽的作用是可以临时改变中断优先处理权。2.所有的数据传送方式都必须由CPU答案:错。DMA和通道的数据传送方式不需CPU3.外部设备一旦申请中断,便能立刻得到CPU的响应。答案:错。如果CPU关中断,则外部设备有中断申请,也不能立刻得到CPU4.DMA设备的中断级别比其他外设高,否则可能引起数据丢失。5.一旦有中断请求出现,CPU答案:错。一旦有中断请求出现,CPU6.CPU答案:错。必须要在完整保存现场之后,才能去响应更高级别的中断,否则会造成现场保存不完整,从而今后无法返回断点。
本文标题:判断题
链接地址:https://www.777doc.com/doc-6057541 .html