您好,欢迎访问三七文档
上海嘉捷通电路科技有限公司特性阻抗制作工艺上海嘉捷通电路科技有限公司上海嘉捷通电路科技有限公司特性阻抗与电阻♦什么是特性阻抗交流电在元器件止产生的电阻,其与电容、电感有关.当导体中有电子讯号波形传输时,其所受到的阻力称为阻抗电阻其是直流电在元器件上产生的阻力,其与电压、电阻率、电流有关上海嘉捷通电路科技有限公司特性阻抗的应用♦主要应用于信号高速传输与高频电路上印制板提供的电性能必须能使其在信号的传输过程中不发生反射,信号保持完整,降低传输损耗、起到匹配的作用,这样才能得完整、可靠、精确、无干忧、无噪音的传输信号♦阻抗的大小不能简单地理解越大越好或越小越好,关键是匹配上海嘉捷通电路科技有限公司阻抗应用图例上海嘉捷通电路科技有限公司特性阻抗的模式♦单端上海嘉捷通电路科技有限公司特性阻抗的模式♦差分上海嘉捷通电路科技有限公司特性阻抗的模式♦其它上海嘉捷通电路科技有限公司影响特性阻抗的因素♦板材的介电常数Dk♦介质层的厚度H♦线宽W♦线间距S♦铜厚T♦阻焊的厚度C♦影响最大是介质厚度H,其次是介电常数Dk和线宽W,最后是铜厚T,影响最小的是阻焊厚度C上海嘉捷通电路科技有限公司上海嘉捷通电路科技有限公司八层阻抗测试条上海嘉捷通电路科技有限公司上海嘉捷通电路科技有限公司Polarsi9000ControlImpedanceQuiuckSolver上海嘉捷通电路科技有限公司特性阻抗计算理论数据1.铜厚上海嘉捷通电路科技有限公司特性阻抗计算理论数据2.线宽上海嘉捷通电路科技有限公司特性阻抗计算理论数据3.介质厚度下表为基铜为0.5OZ和1OZ的情况下各种半固化片的理论厚度上海嘉捷通电路科技有限公司特性阻抗计算理论数据4.板材的介电常数上海嘉捷通电路科技有限公司6.8mil4.5mil3.8mil2.8mil厚度4.776284.521164.333134.31080生益介电常数型号厂家特性阻抗计算理论数据5.半固化片的介电常数上海嘉捷通电路科技有限公司板材介电常数影响与控制♦不同板材其介电常数不一样,其与所用的树脂材料有关♦FR4板材其介电常数为4.2—4.7,其会随使用的频率增加减小♦聚四氟乙烯板材其介电常数为2.9—3.9间♦阻抗值随介电常数的减小增大♦要获得高的信号传输要求高的阻抗值,从而要低的介电常数上海嘉捷通电路科技有限公司介质层厚度的影响与控制♦不同的化片其压合后有不同的胶含量与厚度.其压合后的厚度与压机的平整性、压板的程序有关♦对所使用的任何一种板材,要取得其可生产的介质层厚度,利于设计计算♦介质层厚度是影响阻抗值的最主要因素其增加,阻抗值增大.其厚度偏差控制在10%的误差内上海嘉捷通电路科技有限公司线宽的影响与控制♦线宽减小,阻抗值增大♦线宽的控制要求的10%的公差内♦信号线的缺口影响整个测试波形,其单点阻抗偏高,使其整个波形不平整,阻抗线不允许补线,其缺口不能超过10%♦为保证线宽,根据蚀刻侧蚀量、光绘误差、图形转移误差,对工程底片进行工艺补偿,达到线宽的要求上海嘉捷通电路科技有限公司铜厚的影响与控制♦铜厚越厚,其阻抗越小♦要获得大的阻抗值,其要采用薄的铜箔♦对铜厚的控制要求均匀,对细线、孤立的线的板加上分流块,其平衡电流,防止线上的铜厚不均,影响阻抗♦对cs与ss面铜分布极不均的情况,要对板进行交叉上板,来达到二面铜厚均匀的目的上海嘉捷通电路科技有限公司阻焊的影响与控制♦阻焊厚度对阻抗的影响较小,阻焊厚度增加10um,其阻抗值变化只有1-2欧♦在设计时选用盖阻焊与不盖阻焊其差异大,单端2-3欧,差分8-10欧♦在阻抗板的生产中,阻焊厚度按生产要求正常控制上海嘉捷通电路科技有限公司各参数的影响程度上海嘉捷通电路科技有限公司阻抗的问题处理♦针对阻抗的控制参数,在生产中可以通过相互间的调整来达到控制要求♦生产中层压后,对板进行切片分析,若其介质厚度减少,可以对线宽进行调小,达到要求;若偏厚可以加厚铜来调小阻抗值♦在测试中,若出现其理论与实际相差很多,其最大的可能是工程设计与测试条设计有问题上海嘉捷通电路科技有限公司阻抗计算模式选择1.表面单端和差分的计算H1:1-2层的介质厚W2:蚀刻后的上线宽W1:客户设计线宽T1:表层完成的铜厚此种模式的计算是采用没有覆盖阻焊,所以计算出来的值会偏大,对于单端偏大2OHM差分偏大8OHM上海嘉捷通电路科技有限公司2.内层单端/差分模式1----------------------------topPp2---------------------------gndCore3-------------------------signalPP4---------------------------VCCCore5-------------------------gndPP6--------------------------signalCore7--------------------------vccPp8-------------------------botA.阻抗线通过相邻的两层来屏蔽时使用,如左边的叠层,第3、6层进行阻抗控制。采用1B1A模式进行计算。上海嘉捷通电路科技有限公司1----------------------------topPp2---------------------------gndCORE3-------------------------signalPP4---------------------------signalCORE5-------------------------gndPP6--------------------------botB.阻抗线设计在第n层和第n+1层;通过第n-1和n+2层来屏蔽;且n-1与n是在同一张Core(内层芯板)上时采用以下这种模式计算。具体叠层例子可以参靠左边的叠层。
本文标题:特性阻抗制作工艺
链接地址:https://www.777doc.com/doc-6370355 .html