您好,欢迎访问三七文档
当前位置:首页 > 商业/管理/HR > 信息化管理 > 碳化硅电力电子器件研发进展与存在问题
碳化硅电力电子器件研发进展与存在问题作者:陈治明关键词:碳化硅,电力电子,器件1引言借助于微电子技术的长足发展,以硅器件为基础的电力电子技术因大功率场效应晶体管(功率MOS)和绝缘栅双极晶体管(IGBT)等新型电力电子器件的全面应用而臻于成熟。目前,这些器件的开关性能已随其结构设计和制造工艺的相当完善而接近其由材料特性决定的理论极限,依靠硅器件继续完善和提高电力电子装置与系统性能的潜力已十分有限。于是,依靠新材料满足新一代电力电子装置与系统对器件性能的更高要求,早在世纪交替之前就在电力电子学界与技术界形成共识,对碳化硅电力电子器件的研究与开发也随之形成热点。作为一种宽禁带半导体材料,碳化硅不但击穿电场强度高、热稳定性好,还具有载流子饱和漂移速度高、热导率高等特点,可以用来制造各种耐高温的高频大功率器件,应用于硅器件难以胜任的场合,或在一般应用中产生硅器件难以产生的效果。使用宽禁带材料可以提高器件的工作温度。6H-SiC和4H-SiC的禁带宽度分别高达3.0eV和3.25eV,相应的本征温度可高达800°C以上;即就是禁带最窄的3C-SiC,其禁带宽度也在2.3eV左右。因此,用碳化硅做成的器件,其最高工作温度有可能超过600°C。功率开关器件的反向电压承受力与其漂移区(单极器件)或基区(双极器件)的长度和电阻率有关,而单极功率开关器件的通态比电阻又直接决定于漂移区的长度和电阻率,因而与其制造材料击穿电场强度的立方成反比[[i]]。使用击穿电场强度高的材料制作高压功率开关,其电阻率不必选择太高,器件的漂移区或基区也不必太长。这样,不但其通态比电阻会大大降低,工作频率也会大大提高。碳化硅的击穿电场强度是硅的8倍,其电子饱和漂移速度也是硅的2倍,更有利于提高器件的工作频率,因而碳化硅单极功率开关不单是通态比电阻很低,其工作频率一般也要比硅器件高10倍以上。热导率高则使碳化硅器件可以在高温下长时间稳定工作。此外,碳化硅还是目前唯一可以用热氧化法生成高品质本体氧化物的化合物半导体。这使其也可以象硅一样用来制造MOSFET和IGBT这样的含有MOS结构的器件。除了电力电子技术,碳化硅的主要应用领域还包括高频电子学、高温电子学、以及传感器技术等[[ii]],[[iii]]。因此,包含微波电源在内的电力电子技术有可能从碳化硅材料的实用化得到的好处,就不仅仅是使用碳化硅功率开关器件对整机性能的改善,也包括材料的耐高温能力和化学稳定性通过集成信号采集与处理系统和智能控制系统对整机性能的改善,从而可以在恶劣环境中保持良好工作状态。],[]。因此,包含微波电源在内的电力电子技术有可能从碳化硅材料的实用化得到的好处,就不仅仅是使用碳化硅功率开关器件对整机性能的改善,也包括材料的耐高温能力和化学稳定性通过集成信号采集与处理系统和智能控制系统对整机性能的改善,从而可以在恶劣环境中保持良好工作状态。]。使用击穿电场强度高的材料制作高压功率开关,其电阻率不必选择太高,器件的漂移区或基区也不必太长。这样,不但其通态比电阻会大大降低,工作频率也会大大提高。碳化硅的击穿电场强度是硅的8倍,其电子饱和漂移速度也是硅的2倍,更有利于提高器件的工作频率,因而碳化硅单极功率开关不单是通态比电阻很低,其工作频率一般也要比硅器件高10倍以上。热导率高则使碳化硅器件可以在高温下长时间稳定工作。此外,碳化硅还是目前唯一可以用热氧化法生成高品质本体氧化物的化合物半导体。这使其也可以象硅一样用来制造MOSFET和IGBT这样的含有MOS结构的器件。除了电力电子技术,碳化硅的主要应用领域还包括高频电子学、高温电子学、以及传感器技术等。因此,包含微波电源在内的电力电子技术有可能从碳化硅材料的实用化得到的好处,就不仅仅是使用碳化硅功率开关器件对整机性能的改善,也包括材料的耐高温能力和化学稳定性通过集成信号采集与处理系统和智能控制系统对整机性能的改善,从而可以在恶劣环境中保持良好工作状态。随着直径30mm左右的碳化硅片在1990年前后上市,以及高品质6H-SiC和4H-SiC外延层生长技术紧随其后的成功应用,各种碳化硅功率器件的研究和开发即蓬勃开展起来。目前,各种功率器件都已证实可改用碳化硅来制造。尽管产量、成本、以及可靠性等问题仍对其商品化有所限制,但碳化硅器件替代硅器件的过程已经开始。美国的Cree公司和德国的Infineon公司(西门子集团)都已有耐压600V、电流10A或12A以下的碳化硅肖特基势垒二极管系列产品出售[[iv]],一支4A器件目前售价仅4美圆。碳化硅肖特基势垒二极管投入市场,一下子将肖特基势垒二极管的应用范围从250V(砷化镓器件)提高到600V。同时,其高温特性特好,从室温到由管壳限定的175℃,反向漏电流几乎没有什么增加。若采用适当的管壳,这种新器件的工作温度可超过300℃。目前,许多公司已在其IGBT变频或逆变装置中用这种器件取代硅快恢复二极管[[v]],取得提高工作频率、大幅度降低开关损耗的明显效果,其总体效益远远超过碳化硅器件与硅器件的价差。要不了多少年,电力电子装置和系统的性能就会因为碳化硅器件的广泛应用而得到极大改善。],取得提高工作频率、大幅度降低开关损耗的明显效果,其总体效益远远超过碳化硅器件与硅器件的价差。要不了多少年,电力电子装置和系统的性能就会因为碳化硅器件的广泛应用而得到极大改善。],一支4A器件目前售价仅4美圆。碳化硅肖特基势垒二极管投入市场,一下子将肖特基势垒二极管的应用范围从250V(砷化镓器件)提高到600V。同时,其高温特性特好,从室温到由管壳限定的175℃,反向漏电流几乎没有什么增加。若采用适当的管壳,这种新器件的工作温度可超过300℃。目前,许多公司已在其IGBT变频或逆变装置中用这种器件取代硅快恢复二极管,取得提高工作频率、大幅度降低开关损耗的明显效果,其总体效益远远超过碳化硅器件与硅器件的价差。要不了多少年,电力电子装置和系统的性能就会因为碳化硅器件的广泛应用而得到极大改善。下面,就几种主要的碳化硅电力电子器件,从器件、材料和制造工艺的当前水平到存在的主要问题作一评述。2碳化硅电力电子器件就应用要求而言,电力电子器件除了要尽可能降低静态和动态损耗而外,还要有尽可能高的承受浪涌电流(电流在数十毫秒的瞬间数倍于稳态值)的能力。由于浪涌电流会引起器件结温的骤然升高,通态比电阻偏高的器件,其浪涌电流承受力注定非常低。由于单极功率器件的通态比电阻随其阻断电压的提高而迅速增大,硅功率MOS只在电压等级不超过100V时才具有较好的性能价格比。尽管硅IGBT在这方面有很大改进,但其开关速度比功率MOS低,不能满足高频应用的需要。理论分析表明,用6H-SiC和4H-SiC制造功率MOS,其通态比电阻可以比同等级的硅功率MOS分别低100倍和2000倍[[vi]]。这就是说,如果用碳化硅制造单极器件,在阻断电压高达10000V的情况下,其通态压降还会比硅的双极器件低。而单极器件在工作频率等方面要优于双极器件,因而对碳化硅电力电子器件的研究开发比较集中于肖特基势垒二极管和MOSFET,并取得较大进展;但双极晶体管和晶闸管之类的双极器件,特别是]。这就是说,如果用碳化硅制造单极器件,在阻断电压高达10000V的情况下,其通态压降还会比硅的双极器件低。而单极器件在工作频率等方面要优于双极器件,因而对碳化硅电力电子器件的研究开发比较集中于肖特基势垒二极管和MOSFET,并取得较大进展;但双极晶体管和晶闸管之类的双极器件,特别是PIN二极管也相当受重视,进展也很快。2.1碳化硅肖特基势垒二极管(SBD)许多金属,例如镍(Ni)金(Au)、铂(Pt)、钯(Pd)、钛(Ti)、钴(Co)等,都可与碳化硅形成肖特基势垒接触,其势垒高度一般在1eV以上。据报道,Au/4H-SiC接触的势垒高度可达1.73eV,Ti/4H-SiC接触的高度也有1.1eV[[vii]]]。6H-SiC的肖特基势垒高度变化范围较宽,最低只有0.5eV,最高可达1.7eV[[viii]]]。美国北卡州立大学功率半导体研究中心(PSRC)于1992年最先报道了全世界首次研制成功的6H-SiC肖特基势垒二极管,其阻断电压为400V[[ix]]]。在他们1994年的报道中,阻断电压提高到1000V,接近其理论设计值[[x]]]。随后,对碳化硅肖特基势垒二极管的研发活动扩展到欧洲和亚洲,使用材料扩大到4H-SiC,阻断电压也有很大提高[[xi]],[[xii]]]],[]。由于高电压下碳化硅的肖特基势垒比硅薄,进一步提高碳化硅肖特基势垒二极管的阻断电压就会受到隧穿势垒的反向漏电流的限制。计算表明,对一个高度为1eV的典型碳化硅肖特基势垒,与碳化硅临界击穿电场3MVcm-1相对应的最高击穿电压下的势垒宽度只有3nm左右。这正好是发生电子隧穿的典型宽度。为了充分发挥碳化硅临界击穿电场强度高的优势,可采用如图1所示的pn结肖特基势垒复合结构(简称JBS或MPS)来排除隧穿电流对实现最高阻断电压的限制。这种结构原本是对硅器件提出来的[[xiii]]]。由于pn结的势垒高度与半导体的禁带宽度有关,而肖特基势垒高度只决定于金属与半导体的功函数差,因而这两种势垒的高度之差对宽禁带半导体来说可以很大。这样,当JBS器件正偏置时,肖特基势垒区可因势垒低而首先进入导通状态,成为器件的主导,而pn结则因开启电压较高而基本不起作用;但在反偏状态,pn结正好可以发挥其高势垒的作用,在高反压下以迅速扩展的耗尽区为肖特基势垒屏蔽强电场,从而使反向漏电流大幅度下降[[xiv]],[[xv]]]],[]。JBS与单纯肖特基势垒二极管一样,仍然是一种多数载流子器件,其反向恢复时间可降低到几个纳秒,只有硅快速二极管和碳化硅高压pn结二极管的十分之一。JBS目前的困难在于p型碳化硅的欧姆接触较难形成,因为用离子注入法对碳化硅进行p型掺杂需要很高的退火温度,在碳化硅中很难形成p+区。采用Baliga提出的凹槽肖特基势垒二极管(TSBS)结构可以获得与JBS类似的效果,却可避免p型掺杂[[xvi]]]。如图2所示,在碳化硅外延层的表面和表层凹槽的表面分别用功函数不同的两种金属形成高低不同的肖特基势垒。低势垒接触在表面,高势垒接触在凹槽表面,后者为前者起削弱反向电场的作用。实验表明,如果这两种接触的势垒高度以及台面宽度和凹槽深度搭配得当,器件的反向漏电流可以大大降低[[xvii]]]。目前,对大功率碳化硅肖特基势垒二极管的研究开发已达到小面积(直径0.5mm以下)器件的反向阻断电压超过4000V,大面积(直径超过1mm)器件也能达到1000V左右的水平。例如,在2001年中已有140A/800V4H-SiCJBS的报导[[xviii]]]。在同年的另一报导中,反向电压高达1200V的4H-SiC肖特基势垒二极管已做到直径3mm,其正向电流密度高达300Acm-2,而相应的正向压降只有2V[[xix]]]。图3碳化硅ACCUFET结构示意图2.2碳化硅场效应器件图4碳化硅MESFET(a)与JFET(b)示意图碳化硅功率MOSFET在结构上与硅功率MOSFET没有太大区别,一般也都采用DMOS或UMOS结构。但是,由于碳化硅的临界击穿电场强度较高,UMOS凹槽弯角处的氧化层电场往往很高,超过氧化层所能承受的范围,导致破坏性失效。同时,由于SiC-SiO2界面比Si-SiO2界面电荷密度高,一般在7×1011~5×1012cm-2×eV-1范围,受SiC-SiO2界面的影响,碳化硅DMOS或UMOS的沟道电子等效迁移率低到只有1~7cm2/V.s,使沟道电阻远大于漂移区电阻,成为决定器件通态比电阻大小的主要成分。研究发现,这个问题不解决,碳化硅MOSFET的通态比电阻甚至比硅MOSFET还高。为此,Baliga[[xx]]]提出了一种被称作ACCUFET的结构设计,如图3所示。这里,字母ACCU取自accumulation。这种结构的特点是用p+隐埋层在栅氧化层下的n-表面产生一极薄的耗尽区。隐埋的深度和n-区杂质浓度要选择得
本文标题:碳化硅电力电子器件研发进展与存在问题
链接地址:https://www.777doc.com/doc-6980442 .html