您好,欢迎访问三七文档
1.CycloneIVFPGA器件系列器件系列概观概观February2013CYIV-51001-1.7CYIV-51001-1.7Altera新的Cyclone®IVFPGA系列器件扩展了的Cyclone系列FPGA领导在提供市场上成本最低,功耗最低的FPGA,现在用收发器变种.CycloneIV器件是针对大批量,成本敏感的应用,使系统设计者能够满足不断增长的带宽需求,同时降低成本.CycloneIV器件系列建立在一个优化的低功耗工艺,提供了下面的两个变种:■■CycloneIVE-最低的功率,高功能用最低的成本CycloneIVGX-功耗最低,成本最低的FPGA,具有3.125Gbps的收发器1CycloneIVE器件均提供1.0V和1.2V核心电压f欲了解更多信息,请参阅对CycloneIV器件的电源要求一章.提供了功耗与成本不牺牲性能,以及一个低成本的集成收发器选项,CycloneIV器件非常适用于低成本,小尺寸应用在无线,固网,广播,工业,消费电子和通信行业.CycloneIV器件系列特性器件系列特性CycloneIV器件系列具有以下特性:■低成本,低功耗的FPGA架构:■■■■6K至150K逻辑单元高达6.3MB的嵌入式存储器多达360个18×18乘法器的DSP处理密集型应用协议桥接应用在1.5瓦总功率芯片中文手册,看全文,戳easyds.cn1–2第第1章:章:CycloneIVFPGA器件系列简介器件系列简介CycloneIV器件系列特性■CycloneIVGX器件提供高达八个高速收发器提供:■■■数据传输速率高达3.125Gbps8B/10B编码器/解码器8位或10位的物理介质连接(PMA)至物理编码子层(PCS)接口字节串行器/解串器(SERDES)字对齐速率匹配FIFOTX位拖鞋的通用公共无线接口(CPRI)电气闲置动态信道重配置让你改变的数据速率和上即时协议静态均衡和预加重了优异的信号完整性每通道功耗150毫瓦灵活的时钟结构,支持多种协议在一个单一的收发器block■■■■■■■■■■CycloneIVGX器件提供专用的硬IP支持PCIExpress(PIPE)(PCIe)创1:■■■■■■×1,×2,和×4通道配置终点和根端口配置多达256字节的有效载荷一个虚拟信道2KB重试缓存4KB接收器(RX)缓冲器■CycloneIVGX器件提供了一个广泛的协议支持:■■■■■■■■■■■PCIe(PIPE)创1×1,×2和×4(2.5Gbps)千兆以太网(1.25Gbps)CPRI(高达3.072Gbps)XAUI(3.125Gbps)Triplerateserialdigitalinterface(SDI)(upto2.97Gbps)SerialRapidIO(3.125Gbps)Basicmode(upto3.125Gbps)V-by-One(upto3.0Gbps)DisplayPort(2.7Gbps)SerialAdvancedTechnologyAttachment(SATA)(upto3.0Gbps)OBSAI(upto3.072Gbps)芯片中文手册,看全文,戳easyds.cn第第1章:章:CycloneIVFPGA器件系列简介器件系列简介设备资源1–3■高达532用户I/O■■■LVDS接口高达840Mbps的发射器(Tx),875Mbps的接收支持DDR2SDRAM接口高达200MHz支持QDRIISRAM和DDRSDRAM高达167兆赫■■高达每设备8锁相环(PLL)提供商用和工业温度级设备资源设备资源表1-1列出的CycloneIVE器件资源.表表1-1.对对CycloneIVE器件系列资源器件系列资源EP4CE115114,4803,8882664208528EP4CE10EP4CE15EP4CE22EP4CE30EP4CE40EP4CE55EP4CE7575,4082,7452004208426EP4CE66,272270152108(1)资源资源逻辑单元(LE)嵌入式存储器(千位)嵌入式18×18乘法器通用锁相环全局时钟网络用户I/O银行最大用户I/O注意注意表表1-1::10,32041423210817915,40850456420834322,32059466420815328,84859466420853239,6001,134116420853255,8562,3401544208374179(1)I/O从引脚输出的文件数,用户包括所有的通用I/O,专用时钟引脚和两用配置引脚.收发器销和专用配置管脚不包括在引脚数.芯片中文手册,看全文,戳easyds.cn1–4第第1章:章:CycloneIVFPGA器件系列简介器件系列简介设备资源表1-2列出的CycloneIVGX器件资源.表表1-2.对对CycloneIVGX器件系列资源器件系列资源EP4CGX110EP4CGX1504411EP4CGX15EP4CGX22EP4CGX30EP4CGX30EP4CGX50EP4CGX75(1)(2)(3)(3)(3)资源资源逻辑单元(LE)嵌入式内存(千位)嵌入式18×18乘法器通用锁相环多用途的PLL全局时钟网络高速收发器(6)14,400540012(5)21,2807564022(5)29,4401,0808022(5)29,4401,0808042(4)(5)49,8882,50214044(4)(5)73,9204,15819844(4)(5)109,4245,49028044(4)(5)149,7606,480360(4)(5)2022.519(7)2042.519(7)2042.519(7)3043.125111(8)3083.125111(8)3083.125111(8)3083.125111(8)3083.1251(8)收发器最大数据速率(Gbps)PCIe(PIPE)硬核IP模块用户I/O银行最大用户I/O须知须知表表1-2::(9)72150150290310310475475(1)适用于F169和F324封装.(2)适用于在F484包.(3)仅有两个多用途PLL用于F484包.(4)两个通用的PLL能够支持收发器时钟.欲了解更多信息,请参阅(5)您可以使用多功能PLL用于通用时钟时,他们不习惯时钟收发器.欲了解更多信息,请参阅到一章.(6)如的PCI1e,可以使用剩余的收发信机在四对在相同或不同的数据速率的其它协议.(7)包括一个配置I/O块和两个专用时钟输入I/O银行HSSI参考时钟输入.(8)包括一个配置I/O块和四个专用时钟输入I/O银行HSSI参考时钟输入.(9)I/O从引脚输出的文件数,用户包括所有的通用I/O,专用时钟引脚和两用配置引脚.收发器销和专用配置管脚不包括在引脚数.(3)芯片中文手册,看全文,戳easyds.cn包装矩阵包装矩阵表1-3列出的CycloneIVE器件封装产品.表表1-3.封装选择对封装选择对CycloneIVE器件系列器件系列(1),包裹包裹尺寸(尺寸(mm))间距(间距(mm))用户用户I/O器器EP4CE6EP4CE10EP4CE15EP4CE22EP4CE30EP4CE40EP4CE55EP4CE75EP4CE115E14422×220.5用户用户I/O(3)(2)第第1章:章:CycloneIVFPGA器件器件系列简介系列简介包装矩阵用户用户I/O用户用户I/O用户用户I/O用户用户I/O用户用户I/O用户用户I/O(3)(3)(3)(3)(3)(3)LVDSLVDSLVDSLVDSLVDSLVDSLVDS91918179—————21211817———————89————————21————————165————————53——————179179165153—————66665352—————179179165153—————66665352——————————328324292——————124132110———343—328328324292280——137—124124132110103————532532374426528————224224160178230须知须知表表1-3::(1)E144封装具有在封装的底部有一个裸露焊盘.该露出焊盘为接地焊盘,必须连接到PCB的接地面.使用电这个裸露焊盘连接,而不是热的目的.(2)使用PIN迁移View窗口在QuartusII软件的引脚规划核实销迁移兼容性,当您执行设备迁移.欲了解更多信息,请参阅I/O管理在体积2章QuartusII手册.(3)这包括专用和仿真的LVDS对.欲了解更多信息,请参阅在CycloneIV器件的I/O特性一章.CycloneIV器件手册,第1卷LVDS(3)2013年2月Altera公司M1648×80.5M2569x90.5U25614×140.8F25617×171.0U48419×190.8F48423×231.0F78029×291.01–5芯片中文手册,看全文,戳easyds.cn
本文标题:EP4CGX150中文资料(ALTERA)中文数据手册「EasyDatasheet---矽搜」
链接地址:https://www.777doc.com/doc-7628357 .html