您好,欢迎访问三七文档
当前位置:首页 > 办公文档 > 工作范文 > 数字电路译码器实验报告
数字电路译码器实验报告数字电路译码器实验报告数字电路译码器实验报告一、实验目的与要求1.了解和正确使用MSI组合逻辑部件;2.掌握一般组合逻辑电路的特点及分析、设计方法;3.学会对所设计的电路进行静态功能测试的方法;4.观察组合逻辑电路的竞争冒险现象。预_要求:(1)复_组合逻辑电路的分析与设计方法;(2)根据任务要求设计电路,并拟定试验方法;(3)熟悉所用芯片的逻辑功能、引脚功能和参数;(4)了解组合逻辑电路中竞争冒险现象的原因及消除方法。(5)二、实验说明译码器是组合逻辑电路的一部分。所谓译码就是不代码的特定含义“翻译”出来的过程,而实现译码操作的电路称为译码器。译码器分成三类:1.二进制译码器:把二进制代码的各种状态,按照其原意翻译成对应输出信号的电路。如中规模2线—4线译码器74LS139,3线—8线译码器74LS138等。2.二—十进制译码器:把输入BCC码的十个代码译成十个高、低电平信号。3.字符显示译码器:把数字、文字和符号的二进制编码翻译成人们_惯的形式并直观地显示出来的电路,如共阴极数码管译码驱动的74LS48(74LS248),共阳极数码管译码驱动的74LS49(74LS249)等。三、实验设备1.RXB-1B数字电路实验箱2.器件74LS00四2输入与非门74LS20双4输入与非门74LS1383线—8线译码器四、任务与步骤任务一:测试3线—8线译码器74LS138逻辑功能将一片3线—8线译码器74LS138插入RXB-1B数字电路实验箱的IC空插座中,按图3-15接线。A0、A1、A2、STA、STB、STC端是输入端,分别接至数字电路实验箱的任意6个电平开关。Y7、Y6、Y5、Y4、Y3、Y2、Y1、Y0输出端,分别接至数字电路实验箱的电平显示器的任意8个发光二极管的插孔8号引脚地接至RXB—IB型数字电路实验箱的电源“”,16号引脚+5V接至RXB-1B数字电路实验箱的电源“+5V”。按表3-2中输入值设置电平开关状态,观察发光二极管(简称LED)的状态,并将结果填入表中。根据实验数据归纳出74LS138芯片的功能。表3-23线-8线译码器74LS138功能表输入输出使能选择Y0Y1Y2Y3Y4Y5Y6Y7STASABSTCA2A1A0XX11111XX11110X1111XXX111110011100011111010110011111101101010111110111001111111111110000111111111001101111111101011011111110111110图3-153线-8线译码器74LS138接线图任务二:用3线—8线译码器74LS138和门电路产生如下多输出逻辑函数Z1A2A0,Z2=A2A1A0+A2A1A0+A2A1,Z3=A2A1+A2A1A01.设计方法提示按题意把函数Z1、Z2、Z3写成最小项形式,译码器的输出Y0,Y1,Y2,Y3,Y4,Y5,Y6,Y7是最小项的反函数形式,在附加与非门的配合下,函数Z1就可用译码器的输出来表达。2.实验方法提示)根据设计方法提示把Z1写成用译码器输出Y0~Y7表示的函数表达式;)根据函数表达式画出电路接线图并接好线,其中输入变量A2、A1、A0接至数字电路实验箱的任意3个电平开关的插孔,输出函数Z1、Z2和Z3分别接至数字电路实验箱电平显示器的任意3个LED。)自行设计的表格,记录所设计的电路的真值表。)通过真值表推出函数表达式,验证所设计电路的正确性。五、实验过程及内容任务一:测试3线—8线译码器74LS138逻辑功能表3-23线-8线译码器74LS138功能表输入输出使能选择Y0Y1Y2Y3Y4Y5Y6Y7STASABSTCA2A1A011111111XXX11111111011111111X10111111110111110XX1110111111110111XX1111101111111101111111101000100001101010010111000110011110011101实验结果分析:由三位二进制译码器真值表(表1)得实验中3线-8线译码器74LS138实现了逻辑功能。表1三位二进制译码器真值表输入输出S1S2S3A2A1A0Y0Y1Y2Y3Y4Y5Y6Y711111111111111110XX0111111110111111XX1101111111101111XXX11110111111110111X11111101111111101000010001101001010111000110011110011101根据实验数据归纳出74LS138芯片的功能为:输入端高电平有效,输出端低电平有效。74LS138有三个使能端STA、STB、STC,其中,只有当STA=1且SABSTC=0时,译码器工作,否则,译码功能被禁止当STA=1,SABSTC=0时,输出逻辑表达式为:Y0A2A1A0A2A1A0m0M0Y1A2A1A0A2A1A0m1M1Y2A2A1A0A2A1A0m2M2Y3A2A1A0A2A1A0m3M3Y4A2A1A0A2A1A0m4M4Y5A2A1A0A2A1A0m5M5Y6A2A1A0A2A1A0m6M6Y7A2A1A0A2A1A0m7M7任务二:用3线—8线译码器74LS138和门电路产生如下多输出逻辑函数实验结果:Z1A2A0A2(A1A1)A0A2A1A0A2A1A0m7m5Z2=A2A1A0+A2A1A0+A2A1,Z3=A2A1+A2A1A0表2逻辑电路的真值表输入输出使能选择Z1STASABSTCA2A1A000们发现了对课本嗨不够熟悉,以至于做实验理解起来很慢,下次一定需要注意指导教师批阅意见:成绩评定:指导教师签字:年月备注:备注:注:1、报告内的项目或内容设置,可根据实际情况加以调整和补充10日内。210日内。下载文档收藏分享赏0
本文标题:数字电路译码器实验报告
链接地址:https://www.777doc.com/doc-7765981 .html