您好,欢迎访问三七文档
当前位置:首页 > 电子/通信 > 综合/其它 > 西工大电工电子第9章触发器与时序逻辑电路
第9章触发器和时序逻辑电路9.1双稳态触发器9.2寄存器9.3计数器9.4555定时器及其应用本章要求1.掌握RS、JK、D触发器的逻辑功能及不同结构触发器的动作特点2.掌握寄存器、移位寄存器、二进制计数器、十进制计数器的逻辑功能,会分析时序逻辑电路3.学会使用本章所介绍的各种集成电路4.了解集成定时器及由它组成的单稳态触发器和多谐振荡器的工作原理电路的输出状态不仅取决于当时的输入信号,而且与电路原来的状态有关,当输入信号消失后,电路状态仍维持不变。这种具有存贮记忆功能的电路称为时序逻辑电路时序逻辑电路的特点下面介绍双稳态触发器,它是构成时序电路的基本逻辑单元9.1双稳态触发器9.1.2JK触发器9.1.3D触发器9.1.1RS触发器9.1双稳态触发器特点:1、有两个稳定状态“0”态和“1”态2、能根据输入信号将触发器置成“0”或“1”态3、输入信号消失后,被置成的“0”或“1”态能保存下来,即具有记忆功能双稳态触发器:是一种具有记忆功能的逻辑单元电路,它能储存一位二进制码9.1.1RS触发器两互补输出端1.基本RS触发器两输入端&QQ.G1&.G2SDRD正常情况下,两输出端的状态保持相反。通常以Q端的逻辑电平表示触发器的状态,即Q=1,Q=0时,称为“1”态;反之为“0”态反馈线触发器输出与输入的逻辑关系1001设触发器原态为“1”态翻转为“0”态(1)SD=1,RD=01010QQ.G1&.&G2SDRD设原态为“0”态1001110触发器保持“0”态不变复位0QQ.G1&.&G2SDRD结论:不论触发器原来为何种状态,当SD=1,RD=0时,将使触发器置“0”或称为复位01设原态为“0”态011100翻转为“1”态(2)SD=0,RD=1QQ.G1&.&G2SDRD设原态为“1”态0110001触发器保持“1”态不变置位1QQ.G1&.&G2SDRD结论:不论触发器原来为何种状态,当SD=0,RD=1时,将使触发器置“1”或称为置位11设原态为“0”态010011保持为“0”态(3)SD=1,RD=1QQ.G1&.&G2SDRD设原态为“1”态1110001触发器保持“1”态不变1当SD=1,RD=1时,触发器保持原来的状态,即触发器具有保持、记忆功能QQ.G1&.&G2SDRD110011111110若G1先翻转,则触发器为“0”态“1”态(4)SD=0,RD=0当信号SD=RD=0同时变为1时,由于与非门的翻转时间不可能完全相同,触发器状态可能是“1”态,也可能是“0”态,不能根据输入信号确定QQ.G1&.&G2SDRD10若先翻转基本RS触发器状态表逻辑符号RD(ResetDirect)-直接置“0”端(复位端)SD(SetDirect)-直接置“1”端(置位端)QQSDRDSDRDQ100置0011置111不变保持00同时变1后不确定功能低电平有效2.钟控RS触发器基本RS触发器导引电路&G4SR&G3C.&G1&G2.SDRDQQ时钟脉冲当C=0时011R,S输入状态不起作用触发器状态不变11.&G1&G2.SDRDQQ&G4SR&G3CSD,RD用于预置触发器的初始状态工作过程中应处于高电平,对电路工作状态无影响被封锁被封锁当C=1时1打开触发器状态由R,S输入状态决定11打开触发器的翻转时刻受C控制(C高电平时翻转),而触发器的状态由R,S的状态决定.&G1&G2.SDRDQQ&G4SR&G3C当C=1时1打开(1)S=0,R=00011触发器保持原态触发器状态由R,S输入状态决定11打开.&G1&G2.SDRDQQ&G4SR&G3C1101010(2)S=0,R=1触发器置“0”(3)S=1,R=0触发器置“1”11.&G1&G2.SDRDQQ&G4SR&G3C1110011110若先翻若先翻Q=1Q=011(4)S=1,R=1当时钟由1变0后触发器状态不定11.&G1&G2.SDRDQQ&G4SR&G3C钟控RS状态表00SR01010111不定Qn+1QnQn—时钟到来前触发器的状态Qn+1—时钟到来后触发器的状态逻辑符号QQSRCSDRDC高电平时触发器状态由R、S确定例:画出钟控RS触发器的输出波形RSC不定不定钟控RS状态表C高电平时触发器状态由R、S确定QQ0100SR01010111不定Qn+1Qn9.1.2JK触发器1.电路结构从触发器主触发器反馈线CCSJQRKQRCF主QJKQSRSCF从QQQQSDRD1互补时钟控制主、从触发器不能同时翻转2.工作原理01F主打开F主状态由J、K决定,接收信号并暂存F从封锁F从状态保持不变01CRSCF从QQQQSDRD1RCF主QJKQSCC0110状态保持不变从触发器的状态取决于主触发器,并保持主、从状态一致,因此称之为主从触发器F从打开F主封锁0RSCF从QQQQSDRD1RCF主QJKQSCC01C01010010C高电平时触发器接收信号并暂存(即F主状态由J、K决定,F从状态保持不变)。要求C高电平期间J、K的状态保持不变C下降沿()触发器翻转(F从状态与F主状态一致)。C低电平时,F主封锁J、K不起作用CRSCF从QQQQSDRD1RCF主QJKQSC01RSCF从QQQQSDRD1RCF主QJKQSCC010分析JK触发器的逻辑功能(1)J=1,K=1设触发器原态为“0”态翻转为“1”态110110101001状态不变主从状态一致状态不变01RSCF从QQQQSDRD1RCF主QJKQSCC01010设触发器原态为“1”态为“?”状态J=1,K=1时,每来一个时钟脉冲,状态翻转一次,即具有计数功能(1)J=1,K=101RSCF从QQQQSDRD1RCF主QJKQSCC010(2)J=0,K=1设触发器原态为“1”态翻转为“0”态01100101011001设触发器原态为“0”态为“?”态01RSCF从QQQQSDRD1RCF主QJKQSCC010(3)J=1,K=0设触发器原态为“0”态翻转为“1”态10011010100101设触发器原态为“1”态为“?”态RSCF从QQQQSDRD1RCF主QJKQSCC010(4)J=0,K=0设触发器原态为“0”态保持原态00010001保持原态保持原态RSCF从QQQQSDRD1RCF主QJKQSCC01001结论:nSJQnRKQC高电平时F主状态由J、K决定,F从状态不变C下降沿()触发器翻转(F从状态与F主状态一致)3.JK触发器的逻辑功能nSJQnRKQQn10011100Qn00010101Qn+1QnS'R'01C高电平时F主状态由J、K决定,F从状态不变C下降沿()触发器翻转(F从状态与F主状态一致)JKQnQn+100011011JK触发器状态表01010101JKQn+100Qn01010111QnJK触发器状态表(保持功能)(置“0”功能)(置“1”功能)(计数功能)C下降沿触发翻转SD、RD为直接置1、置0端,不受时钟控制,低电平有效,触发器工作时SD、RD应接高电平。逻辑符号CQJKSDRDQ例:JK触发器工作波形CJKQ下降沿触发翻转9.1.3D触发器JK触发器转换为D触发器当J=D,K=D时,两触发器状态相同D触发器状态表DQn+10101JKQn+100Qn01010111QnJK触发器状态表D1CQJKSDRDQ仍为下降沿触发翻转例:维持阻塞型D触发器工作波形图CDQ上升沿触发翻转9.2寄存器寄存器是数字系统常用的逻辑部件,它用来存放数码或指令等。它由触发器和门电路组成。一个触发器只能存放一位二进制数,存放n位二进制时,要n个触发器按功能分数码寄存器移位寄存器9.2.1数码寄存器仅有寄存数码的功能清零寄存指令由D触发器或RS触发器组成并行输入方式RD..QDF0d0Q0.Q.DF1d1Q1.d2Q.DF2Q2QDF3d3Q300001101寄存数码1101触发器状态不变动画RDSDd3RDSDd2RDSDd1RDSDd010清零1100寄存指令&Q0&Q1&Q2&Q3取数指令1100并行输出方式&&&&QQQQ00000011状态保持不变10101111F4F3F2F19.2.2移位寄存器不仅能寄存数码,还有移位的功能所谓移位,就是每来一个移位脉冲,寄存器中所寄存的数据就向左或向右顺序移动一位按移位方式分类单向移位寄存器双向移位寄存器寄存数码1.单向移位寄存器清零D1移位脉冲23410111QQ3Q1Q2RD0000000100101011010110111011QJKF0Q0QJKF2QJKF1QJKF3数据依次向左移动,称左移寄存器,输入方式为串行输入。QQQ从高位向低位依次输入动画1110010110011000输出再输入四个移位脉冲,1011由高位至低位依次从Q3端输出串行输出方式清零D10111QQ3Q1Q2RD10111011QJKF0Q0QJKF2QJKF1QJKF3QQQ5移位脉冲786动画左移寄存器波形图12345678C1111011DQ0Q3Q2Q11110待存数据1011存入寄存器0111从Q3取出四位左移移位寄存器状态表0001123移位脉冲Q2Q1Q0移位过程Q3寄存数码D001110000清零110左移一位001011左移二位01011左移三位10114左移四位101并行输出再继续输入四个移位脉冲,从Q3端串行输出1011数码动画右移移位寄存器:1清零0寄存指令并行输入串行输出DQ2SDRDd2&F2Q1SDRDd1&F1Q0SDRDd0&F0DDQ3SDRDd3&F3D串行输入移位脉冲DC2.并行、串行输入/串行输出寄存器寄存器分类并行输入/并行输出串行输入/并行输出并行输入/串行输出串行输入/串行输出F3F2F1F0d0d1d2d3Q0Q1Q2Q3F3F2F1F0dQ0Q1Q2Q3F3F2F1F0d0d1d2d3Q3Q3F3F2F1F0d3.双向移位寄存器既能左移也能右移DQ2DQ1DQ01&111&1&.RDCS左移输入待输数据由低位至高位依次输入待输数据由高位至低位依次输入101右移输入移位控制端000000&&&&&&010动画右移串行输入左移串行输入UCCQ0Q1Q2Q3S1S0C16151413121110913456782D0D1D2D3DSRDSLRDGNDCT74LS194并行输入0111100011011直接清零(异步)保持右移(从Q0向右移动)左移(从Q3向左移动)并行输入RDCS1S0功能CT74LS194功能表UCCQ0Q1Q2Q3S1S0C161514131211109CT74LS19413456782D0D1D2D3DSRDSLRDGNDUCCQ0Q1Q2Q3S1S0C16151413121110913456782D0D1D2D3DSRDSLRDGNDCT74LS194+5V+5V+5V9.3计数器9.3计数器计数器是数字电路和计算机中广泛应用的一种逻辑部件,可累计输入脉冲的个数,可用于定时、分频、时序控制等分类加法计数器减法计数器可逆计数器(按计数功能)异步计数器同步计数器(按计数脉冲引入方式)二进制计数器十进制计数器N进制计数器(按计数制)9.3.1二进制计数器按二进制的规律累计脉冲个数,它也是构成其它进制计数器的基础。要构成n位二进制计数器,需用n个具有计数功能的触发器1.异步二进制加法计数器异步计数器:计数脉冲C不是同时加到各位触发器。最低位触发器由计数脉冲触发翻转,其他各位触发器有时需由相邻低位触发器输出的进位脉冲来触发,因此各位触发器状态变换的时间先后不一,只有在前级触发器翻转后,后级触发器才能翻转二进制数Q2Q1Q0000010012010301141005101611071118000脉冲数(C)二进制加法计数器状态表从状态表可看出:最低位触发器来一个脉冲就翻转一次,每个触发器由1变为0时,要产生进位信号,这个进位信号应使相邻的高位触发器翻转1010
本文标题:西工大电工电子第9章触发器与时序逻辑电路
链接地址:https://www.777doc.com/doc-79262 .html