您好,欢迎访问三七文档
当前位置:首页 > 商业/管理/HR > 信息化管理 > 参数化Viterbi译码器的FPGA实现
参数化Viterbi译码器的FPGA实现作者:张荣兵学位授予单位:哈尔滨工程大学参考文献(32条)1.吴伟陵信息处理与编码19992.王新梅.肖国镇纠错码—原理与方法20013.张宗橙纠错编码原理与应用20034.褚振勇.翁木云FPGA设计及应用20025.夏宇闻Verilog数字系统设计教程20036.游余新.王进祥.来逢昌.叶以正高速低功耗维特比译码器的设计与实现[期刊论文]-计算机研究与发展2003(2)7.程晓江.马晓军.刘洛琨卷积码Viterbi译码器的FPGA的设计与实现[期刊论文]-通信技术2003(3)8.鄂炜.苏广川高速Viterbi译码器的优化和实现[期刊论文]-电子技术应用2003(4)9.董鹏.张锁熊.田迎举数字卫星通信中的Viterbi算法及DSP实现[期刊论文]-现代电子技术2003(2)10.JohnGProakis.张力军.张宗橙.郑宝玉数字通信200311.RiichardBWellsAppliedCodingandInformationTheoryforEngineers200312.SayedAonMujtabaAnarea-efficientVLSIarchitectureoftheViterbidecoderforreverselinkIS-95(CDMA)airinterface199813.BlackPJ.MengTH-YHybridsurvivorpatharchitecturesforViterbidecoders199314.Yun-NanChang.SuzukiH.ParhiKKA2-Mb/s256-state10-mWrate-1/3Viterbidecoder.Solid-StateCircuits200015.YeoE.AugsburgerSA.DavisWR.Nikolic,BImplementatio-nofhighthroughputsoftoutputViterbidecoders200216.Ching-WenWang.Yun-NanChangDesignofViterbidecoderswithin-placestatemetricupdateandhybridtracebackprocessing200117.AllanG.SimmonsSAVLSIimplementationofanadaptive-effortlow-powerViterbidecoderforwirelesscommunications200118.BlackPJ.MengTH-YA140Mb/s32-stateradix-4Viterbidecoder199219.JeHyukRyu.SangCheonKim.JunDongCho.HyunWooPark,YungHoonChangLowerpowerViterbidecoderarchitecturewithanewclock-gatingtrace-backunit199920.ByonghyoShim.JungChulSuhPipelinedVLSIarchitectureoftheViterbidecoderforIMT-2000199921.HenningR.ChakrabartiCLow-powerapproachfordecodingconvolutionalcodeswithadaptiveViterbialgorithmapproximations.LowPowerElectronicsandDesign,2002200222.Ei-DibDAF.ElmasryMILow-powerregister-exchangeViterbidecoderforhigh-speedwirelesscommunications200223.ByonghyoShim.JungChulSuhPipelinedVLSIarchitectureoftheViterbidecoderforIMT-2000199924.MoorthyHT.LinS.UeharaGTGoodtrellisesforICimplementationofViterbidecodersforlinearblockcodes199725.RiocreuxPA.BrackenburyLEM.CumpsteyM.Furber,SBAlow-powerself-timedViterbidecoder200126.AliHH.Aboul-DahabM.ElMatboulyHM.ElSayed,MA,Zalat,AMCMOSimplementationofadigitalViterbisystem200027.ByonghyoShim.SungminCho.JungChulSuhAnimprovedVLSIarchitectureforViterbidecoder199928.MoorthyHT.LinS.UeharaGTGoodtrellisesforICimplementationofViterbidecodersforlinearblockcodes199729.SuzukiH.Yun-NanChang.ParhiKKLow-powerbit-serialViterbidecoderfor3rdgenerationW-CDMAsystems.CustomIntegratedCircuits,1999199930.SuzukiH.Yun-NanChang.ParhiKKLow-powerbit-serialViterbidecoderfornextgenerationwide-bandCDMAsystems.Speech,andSignalProcessing,1999199931.AlteraCorporationViterbiCompileruserguide200332.AlteraCorporationAlteraDigitalLibrary2003相似文献(10条)1.会议论文李毅.翟文军高约束度维特比译码器设计与实现1997该文提出了针对IS-95CDMA系统反向信道维特比译码器的实现方案。该方案成功地在FPGA上实现了高约束度(K=9,R=1/3)卷积码高速实时译码,并给出了实际性能测试曲线。2.学位论文阳志华小卫星扩频通信系统解调器中维特比译码器的设计与实现2002该文主要讨论了小卫星扩频调制解调器中维特比译码器的原理及其硬件实现方法.首先讨论了卷积码的特点及其维特比译码算法的一般原理;其次,为确定译码器参数,简要地介绍了维特比译码的C语言仿真;最后,具体地介绍了该设计课题中使用的维特比译码器的结构及其在FPGA中的硬件实现.全文共分五章.第一章介绍了该课题研究的技术背景及主要研究内容;第二章介绍了卷积码的特点及其解码算法,重点介绍了经典的维特比算法;第三章介绍了维特比译码的C语言失真;第四章详细地阐述了该设计中使用的维特比译码器的结构及其FPGA实现,第五章是论文的总结与展望.3.期刊论文井小沛.武斌.张青春.JingXiaopei.WuBin.ZhangQingchun基于FPGA的卷积码的编/译码器设计-电子测量技术2008,31(2)卷积码作为通信系统中重要的编码方式,以其良好的编码性能,合理的译码方法,被广泛应用.本文在介绍卷积码原理的基础上,详细阐述了基于FPGA的卷积码的编/译码器的设计.值得一提的是,卷积码的译码采用维特比译码算法,利用了状态路径度量计算、保存路径转移过程和回溯译码等方法,在硬件实现上能有效地减少存储量、降低功耗,提高整个编/译码器的性能.最后进行了模拟仿真,结果显示编译码的效果比较理想,达到了设计的目的.4.学位论文沈礼权卷积码在CDMA2000中的应用及其译码器FPGA实现2005数字信息在有噪声的信道中传输时,受到噪声的影响,误码总是不可避免的。根据香农信息理论,只要使Es/N0足够大,就可以达到任意小的误码率。采用差错控制编码,即信道编码技术,可以在一定的Es/N0条件下有效地降低误码率。按照对信息元处理方式不同,信道编码分为分组码与卷积码两类。卷积码的k0和n0较小,实现最佳译码与准最佳译码更加容易。卷积码运用广泛,被ITU选入第三代移动通信系统,作为包括WCDMA,CDMA2000和TD-SCDMA在内的信道编码的标准方案。本文研究了CDMA2000业务通道中的帧结构,对CDMA2000系统中的卷积码特性及维特比译码的性能限进行了分析,并基于MATLAB平台做了相应的译码性能仿真。我们设计了一种可用于CDMA2000通信系统的通用、高速维特比译码器。该译码器在设计上具有以下创新之处:(1)采用通用码表结构,支持可变码率;帧控制模块和频率控制器模块的设计中采用计数器、定时器等器件实现了可变帧长、可变数据速率的数据帧处理方式。(2)结合流水线结构思想,利用四个ACS模块并行运行,加快数据处理速度;在ACS模块中,将路径度量值存贮器的存储结构进行优化,防止数据读写的阻塞,缩短存储器读写时间,使译码器的处理速度更快。(3)为了防止路径度量值和幸存路径长度的溢出,提出了保护处理策略。我们还将设计结果在APEXEP20K30E芯片上进行了硬件实现。该译码器芯片具有可变的码率和帧长处理能力,可以运行于40MHZ系统时钟下,内部最高译码速度可达625kbps。本文所提出的维特比译码器硬件结构具有很强的通用性和高速性,可以方便地应用于CDMA2000移动通信系统。5.期刊论文淦星星.杨莘元.李裕.GANXing-xing.YANGShen-yuan.LIyuTCM的全并行维特比译码器的设计及实现-航空电子技术2006,37(3)网格编码调制(TCM)是一种将编码和调制相结合,利用信号集的冗余度来获取纠错能力的技术.而用于卷积码的维特比译码器同样可以用作基于卷积码和PSK的TCM的译码.本文提出了一种适用于TCM的全并行的维特比译码的设计方案,并在Xilinx公司的v600ebg432-8上实现.6.会议论文汪洋.常培峰.曾献君GSM维特比译码器的设计与优化2008本文分析了递归系统卷积码和非递归系统卷积码,讨论了Viterbi译码的硬件实现方法,提出并实现了一种通用Viterbi译码器结构,满足了系统性能要求,降低了硬件实现开销和系统功耗.7.学位论文胡懋成第三代移动通信系统中的两类关键技术--多载波技术与高速维特比译码器1999该文的研究对象是第三代移动通信系统(3G)的两种关键技术,多载波技术(Multicarrier)和高速维特比译码器(HighrateViterbiDecoder)技术.该文结构上分为两个主要模块.第一部分(第二章至第四章)是多载波技术的研究.第二部分(第五章)是基于通用数字信号处理器(DSP)的高速维特比译器.对这两部分的研究工作都是从3G入手,研究的范围则都超越了3G的框架.8.期刊论文刘鹏.陈咏恩高速率维特比译码器FPGA设计中参数确定-半导体技术2003,28(2)探讨了高速率维特比译码器的参数确定问题.简要介绍了维特比译码器的基本原理和体系结构,重点讨论了各个单元在不同参数下的对解码器性能的影响.通过参数的优化,缩减路径度量存储器的长度,减少了硬件消耗,并提出了相应的溢出保护电路,提高了译码器的运行速率.9.学位论文陈晓新维特比译码器的简化算法研究及多单片机实现1994卷积码及其维特比译码是卫星通信中普遍采用的差错控制方式.该文对于基于SST型结构的概率选取状态(PSS)维特比译码算法进行了研究.计算机模拟表明,这是一种有效的维特比译码简化算法.该文还设计了一种多单片机维特比译码器,为了进行比较,同时也设计了单个单片机维特比译码器.经过比较得出,设计的多单片机维特比译码器的速度式单个单片机维特比译码器提高了两倍多.最后,该文对设计的多单片机维特比译码器提出了改进方案.10.会议论文朱红丽.毕岗数字移动多媒体广播接收器的高性能维特比译码器设计2008在增信删余卷积码的维特比译码器
本文标题:参数化Viterbi译码器的FPGA实现
链接地址:https://www.777doc.com/doc-1066 .html