您好,欢迎访问三七文档
当前位置:首页 > 建筑/环境 > 设计及方案 > 《Protel电路设计》项目工程设计攻略
《Protel电路设计》项目工程设计攻略电子信息教研室闭吕庆一、建立考试目录,新建PCB项目工程1.建立目录2.新建PCB工程保存工程并命名为考试要求文件名!保存在本人文件夹下二、绘制元器件封装。1.新建封装库2.绘制焊盘跳转到编辑器中心编辑器中心,第一个焊盘就放在改点!设置焊盘参数3.绘制封装外形4.设置封装参数第一个焊盘放在参考点,并设为方形在TopOverlay层上绘制封装外形三、绘制元器件1.绘制元件双击打开修改封装名称放置引脚,引脚号从1开始!添加封装模型!在编辑器中心绘制添加完成后的界面!修改元件名称和其他参数!最终完成!双击四、绘制原理图1.新建原理图文件2.添加删除库文件添加原理图库添加PCB库注意:添加库时,注意选择库所在的路径和文件类型。添加完成3.设置原理图文件的图纸和字体原理图元件库PCB封装库4.绘制附图所示的原理图1122334455667788KDS9651*1KD?1KR3Res21KR4Res21KR5Res21KR2Res20.01uFC5Cap0.01uFC3Cap0.01uFC4Cap0.01uFC6Cap0.01uFC7CapGNDGNDGNDVCCVCCVCCVCC姓名,班级,学号,题号D1Bridge112P1Header2F1Fuse1F2Fuse1100pFC1CapPol2D2LED0100pFC2CapPol2IN12OUT3GNDU1MC7815CTS1SW-PB1KR1RPot83245167U2LM741JMoutPCoutD3Diode123U4ACD4011BCN564U4BCD4011BCN123U5ACD4001BCMP1.0/T21P1.1/T2EX2P1.2/ECI3P1.3/CEX04P1.4/CEX15P1.5/CEX26P1.6/CEX37P1.7/CEX48RST9P3.0/RxD10P3.1/TxD11P3.2/INT012P3.3/INT113P3.4/T014P3.5/T115P3.6/WR16P3.7/RD17XTAL218XTAL119VSS20P2.0/A821P2.1/A922P2.2/A1023P2.3/A1124P2.4/A1225P2.5/A1326P2.6/A1427P2.7/A1528PSEN29ALE/PROG30EA/VPP31P0.7/AD732P0.6/AD633P0.5/AD534P0.4/AD435P0.3/AD336P0.2/AD237P0.1/AD138P0.0/AD039VCC40U3P89C51RC2HBP12Y1XTALMoutGND+5+5GND2VCC13VREF-15IOUT4VREF+14A15A26A37CMPEN16A48A59RNGCNTL1A610A711VEE3A812U6MC1408PD0D1D2D3D4D5D6D7D0D1D2D3D4D5D6D7Q1NPNQ2PNPVssLS1SpeakerGNDGNDGNDVCCGNDVCCGND五、绘制PCB图。1.建立PCB文件,规划电路板大小。第一种办法---手动建立!根据提示先找出关键器件,然后打开MiscellaneousDevices.IntLib库,放出普通分立器件。完成图如下:在KeepOutLayer层上放置题目要求的标准尺寸!利用直线工具在KeepOutLayer层上绘制禁止布线层第二种办法----利用向导建立PCB文件并规划(推荐!)把这项收起,才能看见下方的PCBBoardWizard命令设置要求的板尺寸在此,可以设置布线宽度,过孔大小,最小线距。完成后的编辑器界面2.加载网络表,并调入元件为工程生成Protel网络表切换到原理图编辑器,生成工程网络表。切换到PCB编辑器,为PCB加载网络表去掉后面两项先生效更改,然后,执行更改,最后关闭退出调出的网络和元器件出现在PCB的右下方,全部选中,拖到PCB中心,即可布局布线3.设置布线规则规则设计界面第一步,设置布线宽度普通网络线宽,例如设为15mil设置VCC网络线宽,例如设为30mil。单击右键,新建规则设置GND网络线宽,例如设为40mil单击右键,新建规则4.设置布线层单击,查看设置后的规则情况一定要保证GND网络的优先级最高,VCC网络其次。(优先权值越小,优先级越高)设置为双面板布线设置地线(GND网络)只在底层布线新建规则只选底层5.设置过孔查看最后的布线层设置情况,GND网络的优先级最高(优先权值最小)6.对PCB进行手动布局,并进行自动布线布局自动布线布局原则:元件应该按信号流程布局,同时尽量使得元件间的连线最短,交叉线最少,然后考虑外观的整齐,特殊元件按课本要求布局。7.PCB板的手动调整补泪滴在顶层放置学号和姓名拼音选择放置文本工具,然后按“Tab”键打开属性更改文本内容,并设置为顶层TopLayer放置后的效果!重要提示:1.考试过程中一定要注意及时保存文件(文件放在服务器网络G盘上,可以避免死机文件的丢失),未保存的文件在其文件尾显示有*号,如2.在PCB文件上加载网络表时,出现如下图所示的错误,是因为本PCB已经加载过网络表,或者有元器件封装发生了改动,解决的办法:未保存已经保存点‘生效更改’后,发现如上错误。先不‘执行更改’,然后按照下方的解决办法,解决后再进行加载网络表选中所有的网络,然后删除!然后按照加载网络表的步骤加载即可。另外一种办法是新建一个新的PCB文件,再加载网络表也可以避免这个错误。3.如果在设计过程中,发现屏幕滚动较快,不方便操作的,可通过如下方法降低滚屏速度。在原理图编辑器上删除所有网络,使得列表空白,关闭退出在PCB编辑器上调慢降低这个速度
本文标题:《Protel电路设计》项目工程设计攻略
链接地址:https://www.777doc.com/doc-142369 .html