您好,欢迎访问三七文档
当前位置:首页 > 电子/通信 > 电子设计/PCB > 长安大学微机原理复习大纲
微机原理复习大纲复习范围:1.我布置的作业2.书上正确的例题3.课堂上反复强调更正的内容4.复习题微机原理复习题一、单项选择题1.PC机是(C)A、单片机B、单板机C、微型计算机D、微型计算机系统2.CPU中运算器的主要功能是(D)A、算术运算B、逻辑运算C、函数运算D、算术运算和逻辑运算3.8086CPU中的段寄存器用来存放(C)A、存储段的物理地址B、存储器的逻辑地址C、存储器的段基值D、存储器的起始地址4.8086系统中内存储器的地址空间为1M,而在进行I/O-读写时,有效的地址线是(B)A、高16位B、低16位C、高8位D、低8位5.8086CPU在进行写内存操作时,控制信号M/IO-和DT/R-是(D)A、00B、01C、10D、116.芯片8288在8086CPU系统中用作(C)A、总线锁存器B、总线驱动器C、总线控制器D、总线仲裁器7.有一静态RAM芯片的地址线为A0~A9,数据线为D0~D3,则该存储器芯片的存储容量为(D)A、2K×4位B、1KB(B:字节)C、2KBD、1K×4位8.在16位存储系统中,为了(C),存储字最好存放在偶地址。A、便于快速寻址B、节省所占的内存空间C、减少执行指令的总线周期D、减少读写错误9.有一8086系统的中断向量表,在003CH:003FH单元开始依次存放34H、FEH、00H和F0H四个字节,该向量对应的中断类型码和中断服务程序的入口地址分别为(C)A、0EH,34FE:00F0HB、0EH,0F000:0FE34HC、0FH,0F000:0FE34HD、0FH,00F0H:34FEH10.8259A可编程中断控制器中的中断服务寄存器ISR用于(A)A、记忆正在处理中的中断B、存放从外设来的中断请求信号C、允许向CPU发中断请求D、禁止向CPU发中断请求11.当8255A工作在方式1的输入状态时,8255A与外设之间的联络信号为(C)A、IBF、ACKB、OBF、ACKC、IBF、STBD、OBF、STB12.8253可编程定时/计数器的计数范围是(D)A、0-255B、1-256C、0-32768D、1-6553613.可编程定时器/计数器8253的6种工作方式中,既可软件启动,又可硬件启动的是(B)A、方式1,2;B、方式2,3;C、方式3,5;D、方式2,514.根据串行通信规程规定,收发双方的(B)必须保持相同。A、外部时钟周期;B、波特率因子;C、波特率;D、以上都正确15.8251A用作异步串行通信接口,如果设定波特率因子为16,而发送器与接收器时钟频率为19200Hz,则波特率为(A)。A、1200波特;B、2400波特;C、9600波特;D、19200波特16、10进制数-127的补码为(A)A、10000001B、10000000C、00000001D、1111111117、指令MOVBX,DATA[BX]采用的寻址方式是(D)。A、立即寻址B、寄存器间接寻址C、直接寻址D、寄存器相对间接寻址18、已知AL=7EH,DL=8AH,执行CMPAL,DL指令后,标志寄存器中C、O、S、Z四标志的状态分别为(C)。A、0、0、1、0B、0、1、1、0C、1、0、1、0D、1、0、0、019、已知BL=08H,DL=0E2H,执行XORDL,BL指令后,DL寄存器中的数为(D)A、132B、20HC、00HD、0EAH20、CPU响应中断后得到中断类型码是9,则从(C)单元取出中断服务子程序的入口地址A、0009HB、00009HC、00024HD、0024H21十进制数66转换成二进制数为(D)A.11000010B.01100110C.11100110D.0100001022下列数中最小的是AA.(101001)2B.(52)8C.(2B)16D.(50)1023设(101)x=(41)16,求x=(C)A.6B.10C.8D.1224用16位二进制补码表示一个带符号数,其最小数为(C),如表示一个无符号数,其最小数为(A)A.0B.-32767C.-32768D.-6553625一个8位二进制整数,若用补码表示,由3个“0”和5个“1”组成,则最小值为(C)。A.-120B.-8C.-113D.-11268086/8088加电复位后,执行的第一条指令的物理地址是(B)。A.0FFFFHB.FFFF0HC.0000HD.0240H278086在执行MOVAL,[BX]指令的总线周期内,若BX存放的内容为2034H,则BHE=,和A0的状态为D。A.0,1B.0,0C.1,1D.1,028在8086/8088CPU中,一个最基本的总线周期数由(①D)个时钟周期(T状态)组成,在T1状态,CPU往总线上发送的是(②B)信息。①A.1B.2C.3D.4②A.数据B.地址C.控制D.其他298086用于中断请求输入的引脚信号是(A)。A.INTR和NMIB.INT和NMIC.INTR和INTAD.INTE和INET308086CPU响应单个可屏蔽中断的条件是(D)。A.CPU开中断B.外设有中断请求信号C.外设中断请求信号不屏蔽D.同时满足上述A,B,C条件,且正在执行的指令执行完毕。31不需要访问内存的寻址方式是(B)。A.直接寻址B.立即数寻址C.间接寻址D.变址寻址32条件转移指令JENEXT,能转移到语句标号为NEXT执行的条件是(D)。A.ZF=0B.CF=1C.CF=0D.ZF=133实现Al寄存器中D7和D0都取反的指令是DA.ANDAL,7EHB.ORAL,81HC.TESTAL,81HD.XORAL,81H二、多项选择题1.8086CPU的下列寄存器中,不能用作寄存器间接寻址方式时的地址寄存器的有(ACD)。A、AXB、BXC、CXD、DXE、SI2.8086有两种工作模式,即最大模式和最小模式,其中最小模式的特点是(ADE)。A、8086提供全部控制信号B、必须使用总线控制器8288C、必须使用总线收发器D、必须使用总线锁存器E、构成单处理器系统3.大部分DMAC都拥有(BCD)等传送方式。A、直接传送方式B、单字节传送方式C、查询传送方式D、成组传送方式E、中断传送方式4.要对可编程接口芯片进行读操作时,必须满足(AB)A、CS=LB、RD=L,WR=HC、WR=L,RD=HD、RD=LWR=LE、RD=H,WR=H5将累加器清零的正确指令是ABCA.ANDAX,00HB.XORAX,AXC.SBBAX,AXD.CMPAX,AX二三、判断题可屏蔽中断的嵌套处理原则是允许优先级高的中断打断优先级低的中断,允许同级中断相互打断,而不允许优先级低的中断打断优先级高的中断。(√)可编程定时器/计数器,其定时与计数功能可由程序灵活地设定,但由于是由软件控制,在计数过程中必然会占用CPU的时间。(×)指令一般包括两部分:操作码和操作数。(√)一个总线周期有一个或若干个指令周期组成。(×)8086有一个16位标志寄存器,它包含了6个状态标志位和3个控制标志位。(√)一片8259A中断控制器最多能接收8个中断源。(√)8086CPU的逻辑段允许段的重叠和交叉。(√)8086CPU的标志寄存器FR是16位的,每一位都有定义。(×)在8086的存储器中,一个字节占用一个存储单元,一个字占用两个相邻的单元,字的高8位放在高地址单元,低8位放在低地址单元。(√)8086CPU的AD0~AD15在执行指令时,先传数据,后传地址。(×)1.在8086最小方式的总线读时序图中,在T2时钟周期时,AD0-ADl5,总线上有一个高阻态。(√)2.对于可屏蔽中断的嵌套处理原则是允许优先级高的中断打断优先级低的中断,允许同级中断相互打断,而不允许优先级低的中断打断优先级高的中断。(×)3.8086CPU在收到外部中断请求信号以后,进人中断响应周期,通过IN指令读取中断类型号,从而就可获得中断服务程序入口地址。(×)4.可编程定时器/计数器,其定时与计数功能可由程序灵活地设定,但由于是由软件控制,在计数过程中必然会占用CPU的时间。(×)5.指令一般包括两部分:操作码和操作数。(√)6.一个总线周期有一个或若干个指令周期组成。(×)7.8086有一个16位标志寄存器,它包含了6个状态标志位和3个控制标志位。(√)8.一片8259A中断控制器最多能接收8个中断源。(√)98086CPU的逻辑段允许段的重叠和交叉。(√)108086CPU的标志寄存器FR是16位的,每一位都有定义。(×)11在8086的主存中,一个字节占用一个存储单元,一个字占用两个相邻的单元,字的高8位放在高地址单元,低8位放在低地址单元。(√)128086CPU的AD0~AD15在执行指令时,先传数据,后传地址。(×)三四、填空题1(640)10=(1010000000)2=(280)162.每片8253包含有3个独立的16位计数通道,每个通道具有6种工作方式。3.取指令时,8086会自动选择CS值作为段基值,再加上由IP提供的偏移量形成物理地址。4.8086/8088微处理器被设计为两个独立的功能部件:EU_和BIU_。5.TEL8086的当前CS=2000H,IP=5678H,则将执行20位物理地址25678H处的程序。6.8086存储器组织中,逻辑地址由十六进制4位构成的,物理地址又由十六进制5位构成。7.一片8259A可管理_8_级中断,若级联三片从片则可以管理29级中断。8、若DS=1200H,则当前数据段的起始地址是12000H,末地址是21FFFH。9.系统中数据传送的控制方式中程序控制的数据传送又分为条件查询和无条件查询。10.“串行通信”是指数据一位一位依次传送。在串行通信中有两种基本的通信方式:即同步和异步。11.主机和I/O设备间的数据传送有程控、中断和DMA,IOP三四种方式,其中DMA和IOP传送过程中CPU无需参与,而是由DMAC和IOP控制完成。1238.8086系统中,要求各个逻辑段必须从节的整数倍边界开始,即段首地址的低4位总是0。将段首地址的高16位地址码称作段基址,存放在相应的段寄存器中。13.由逻辑地址获得物理地址的计算公式为段基址*16+偏移地址。14.80X86系统中,堆栈是遵循后进先出原则。15.在8086最小模式的典型配置中,需2片双向总线收发器8286,因为8286数据线为8位,而8086数据总线为16位。16.8086/8088系统中I/O端口地址是二进制数16位的,可寻址64K个端口。每个端口中含8位的数据。17.8086/8088的I/O指令中若采用直接寻址,要求端口地址必须在0-255范围之内;若采用间接寻址,则端口地址在0-65535范围之内。18位二进制补码所能表示的十进制数的范围为+127~-128,前者的补码为(01111111),后者的补码为(10000000)。19已知段基址和偏移地址分别为2015H和0028H,此存储单元的物理地址是(20178H)。20若8086的引脚MN/MX接+5V,则当执行OUT指令时,其引脚信号M/IO=0,RD=1,WR=0(填写高、低电平)。218086工作于最小模式下,CPU完成存储器读操作时,信号M/IO=1,RD=0,WR=1和DT/R=0。若进行字节操作,单元地址为奇地址,则BHE=0,和A0=1。若进行字操作且该字地址为偶地址,则BHE=0,和A0=0。22写出一条指令完成下述功能:1)将AH的最高3位清零,其他位不变:ANDAH,1FH;2)将AH的低4位置1,其他位不变:ORAH,0FH;3)将AH的最低位取反,其他为不变:XORAH,01H23宏汇编语言程序被汇编时,指令语句产生代码指令,伪指令语句不产生代码指令,宏指令语句可能产生也可能不产生代码指令。24调用程序、子程序传送参数的方法通常有堆栈、寄存器和内存空间三种方法。25伪指令EQU、DB、DW、MACRO的标号名字域必须有名字或标号的伪指令为EQU,MACRO。26乘法指令MUL的指令格式只有一个源操作数,若源操作数的类型
本文标题:长安大学微机原理复习大纲
链接地址:https://www.777doc.com/doc-1509611 .html