您好,欢迎访问三七文档
当前位置:首页 > 商业/管理/HR > 咨询培训 > 交大网络学院计算机系统结构考卷整合
1.冯•诺依曼型计算机的设计思想是存储H并按G顺序执行,它的主要组成部分包括:运算器、F、B、适配器与A。A.I/O设备B.控制器C.缓冲器D.译码器E.寄存器F.存储器G.地址H.程序2.为了提高浮点数的表示精度,当尾数不为C时,通过修改阶码并移动小数点,使尾数域的最高有效位为D,这称为浮点数的规格化表示。在IEEE754标准中,对于一个规格化的32位浮点数,其尾数域所表示的值是B,这是因为规格化的浮点数的尾数域最左(最高有效位)总是D,故这一位经常不予存储,而认为隐藏在小数点的左边,这可以使尾数表示范围多一位,达G位。A.0.MB.1.MC.0D.1E.22F.23G.24H.253.cache是介于CPU和E之间的H容量存储器,能高速地向CPU提供A和数据,从而加快程序的执行速度。cache由高速的F组成,全部功能都由C实现,因而对程序员是透明的。A.指令B.DRAMC.硬件D.软件E.主存F.SRAMG.大H.小4.堆栈是一种特殊的H寻址方式,采用“F”原理。计算机的CPU中有一组专门的寄存器,称为串联堆栈,又称为A堆栈。而B堆栈则是由程序员设置出来作为堆栈使用的一部分C。A.寄存器B.存储器C.主存储器D.辅助存储器E.先进先出F.先进后出G.指令H.数据5.广义地讲,F有着两种含义:一是G,指两个以上事件在A发生;二是H,指两个以上事件在C间隔内发生。A.同一时刻B.不同时刻C.同一时间D.不同时间E.串行性F.并行性G.同时性H.并发性6.RISC的三个基本要素是:(1)一个有限的E的C;(2)CPU配备大量的B;(3)强调对指令G的D。A.专用寄存器B.通用寄存器C.指令集D.优化E.简单F.复杂G.流水线H.超标量7.为了解决多个主设备同时C总线G权的问题,必须具有总线仲裁部件,以某种方式选择其中一个主设备作为总线的下一次主方。仲裁方式分为A仲裁和B仲裁两类:前者需要E,后者则不需要。A.集中式B.分布式C.竞争D.分享E.中央仲裁器F.分布仲裁器G.控制H.共享8.B的基本任务是按照H所排的指令序列,从F取出指令操作码到B中,对指令操作码译码分析,执行指令操作。适配器的作用是保证A用计算机系统特性所要求的形式发送或接收信息。A.I/O设备B.控制器C.缓冲器D.译码器E.寄存器F.存储器G.地址H.程序9.在奇偶校验中,只有当数据中包含有A个1时,奇校验位C=0;只有当数据中包含有B个1时,偶校验位C=C。奇偶校验可提供单个错误检测,但无法检测E错误,更无法识别错误信息的G。A.奇数B.偶数C.0D.1E.多个F.内容G.位置H.来源10.MOS半导体存储器中,D的外围电路简单,速度G,但其使用的器件多,集成度不高;C可大幅度提高集成度,但由于F操作,外围电路复杂,速度H。A.ROMB.RAMC.DRAMD.SRAM11.指令格式就是G用二进制代码表示的结构形式,通常由A字段和F字段组成,前者表征指令的操作特性与功能,后者通常指定参与操作的B的E。A.操作码B.操作数C.操作特性D.数据字E.地址F.地址码G.指令字H.功能字12.根据设计方法不同,B控制器可分为三种:第一种称为G控制器,它是采用时序逻辑技术来实现的;第二种称为A控制器,它是采用E逻辑来实现的;第三种是前两种方式的F。A.微程序B.操作C.指令D.时间E.存储F.组合G.硬布线H.软布线13.一条C是由若干条G组成的序列(通常叫做E)来实现的,而E的总和便可实现整个的D。A.微操作B.宏操作C.机器指令D.指令系统E.微程序F.宏程序G.微指令H.宏指令14.奔腾CPU的大多数简单指令用E控制实现,在A个时钟周期内执行完毕。而对于用H实现的指令,也在B至C个时钟周期内执行完毕。A.1B.2C.3D.4E.硬布线F.软布线G.宏程序H.微程序15.C是G周期中从内存流向B的信息流;E是H周期中从内存流向运算器的信息流。A.存储器B.控制器C.指令流D.控制流E.数据流F.缓冲G.取指H.执行16.G存储器是一种高速工作的存储器,指同一个存储器具有两组相互B的C控制线路,可以对存储器中E位置上的数据进行B的存取操作。A.依赖B.独立C.读写D.刷新E.任何F.指定G.双端口H.三端口17.虚拟存储器只是一个容量非常大的存储器的C模型,不是任何实际的D存储器。有了虚拟存储器,用户无需考虑所编程序在H中是否放得下或放在什么位置等问题。虚拟地址由E生成,但虚拟地址空间的大小实际上受到G容量的限制。A.操作系统B.CPU地址引脚C.逻辑D.物理E.编译程序F.用户程序G.辅存H.主存18.指令的G寻址方式,是指下条指令的地址码不是由A给出,而是由C给出。因此,A的内容也必须相应改变,以便及时跟踪新的指令H。A.程序计数器B.堆栈指示器C.本条指令D.下条指令E.顺序F.堆栈G.跳跃H.地址19.通常用F读取一条指令字的C时间来规定CPU周期。取出和H任何一条指令所需的C时间为B个CPU周期。A.1B.2C.最短D.最长E.外存F.内存G.译码H.执行20.一般的存储器都是按E访问的存储器,而C存储器是以G作为E来访问的存储器。它的基本原理是把存储单元所存内容的某一部分作为检索项(即F项),去检索该存储器,并将存储器中与该检索项符合的存储单元内容进行读出或写入。A.闪速B.只读C.相联D.虚拟E.地址F.关键字G.内容H.cache21.E控制器的基本思想是仿照通常的解题程序的方法,把C信号编成G,存放到一个只读存储器里。当机器运行时,一条又一条地读出这些G,从而产生全机所需要的各种C信号,使相应部件执行所规定的操作。A.微操作B.宏操作C.操作控制D.时间控制E.微程序F.宏程序G.微指令H.宏指令22.奔腾CPU是Intel公司生产的G流水处理器,采用C条指令流水线,能在B个时钟周期内发射C条简单的整数指令,也可发射B条浮点指令。A.0B.1C.2D.3E.标量F.矢量G.超标量H.超矢量23.到目前为止,使用最为广泛的计算机形态是:。CA超级计算机B个人计算机C嵌入式计算机D服务器24.世界上第一台通用电子数字计算机ENIAC使用作为电子器件。BA晶体管B电子管C大规模集成电路D超大规模集成电路25.冯•诺依曼型计算机的设计思想是。CA存储数据并按地址顺序执行B存储程序并按地址逆序执行C存储程序并按地址顺序执行D存储程序并乱序执行26.指令流是取指周期中从内存流向的信息流。BA.存储器B.控制器C.寄存器D.缓存器27.在计算机系统的层次结构中,属于软硬件混合级的是。BA微程序设计级B操作系统级C汇编语言级D机器语言级28.一种可以采用多种不同的。BA计算机组成、计算机体系结构B计算机组成、计算机实现C计算机实现、计算机体系结构D计算机实现、计算机组成29.在IEEE754标准中,对于一个规格化的32位浮点数,其尾数域所表示的值是,这是因为规格化的浮点数的尾数域最左(最高有效位)总是,故这一位经常不予存储,而认为隐藏在小数点的左边,这可以使尾数表示范围多一位,达位。CA.0.M、0、23B.0.M、1、24C.1.M、1、24D.1.M、0、2330.在定点二进制运算器中,减法运算一般通过来实现。DA原码运算的二进制减法器B补码运算的二进制减法器C补码运算的十进制加法器D补码运算的二进制加法器31.MOS半导体存储器中,的外围电路简单,速度,但其使用的器件多,集成度不高。BA.DRAM、快B.SRAM、快C.DRAM、慢D.SRAM、慢32.从CPU来看,增加Cache的目的,就是在性能上使的平均读出时间尽可能接近Cache的读出时间。ACA.主存B.辅存C.内存D.外存33.虚拟存储器可看作是一个容量非常大的存储器,有了它,用户无需考虑所编程序在中是否放得下或放在什么位置等问题。BA.逻辑、辅存B.逻辑、主存C.物理、辅存D.物理、主存34.指令格式中的字段,用来表征指令的操作特性与功能。AA.操作码B.指令字C.数据字D.地址码35.运算型指令的寻址与转移型指令的寻址,其不同点在于______。AA前者取操作数,后者决定程序转移地址B后者取操作数,前者决定程序转移地址C前者是短指令,后者是长指令D前者是长指令,后者是短指令36.以下4种类型指令中,执行时间最长的是______。CARR型指令BRS型指令CSS型指令D程序控制指令37.在CPU中,指令寄存器用来保存。AA当前指令B当前指令的地址C下一条指令D下一条指令的地址38.以下句子中,正确的是。BCACPU中负责指令译码的部分是无法改变的BCPU中的微程序是可重写的C可以通过修改成品CPU来改变CPU的译码方式D若要修改CPU的部分功能,必须完全重新设计CPU39.取出和执行任何一条指令所需的最短时间为个CPU周期。CA.0B.1C.2D.340.CPU的异步控制方式有时又称为。BCA固定时序控制方式B可变时序控制方式C应答控制方式D无应答控制方式41.一条机器指令是由若干条微指令组成的序列(通常叫做)来实现的,而机器指令的总和便可实现整个指令系统。DA.微操作B.微指令C.指令D.微程序42.在一个计算机系统中,指令流水线是指指令步骤的并行,是级流水线。CA微指令B部件C处理器D处理机43.在流水CPU中,为了解决执行段的速度匹配问题,一般采用的方法包括:。ABCA将执行部件分为定点执行部件和浮点执行部件两个可并行执行的部分,分别处理定点运算指令和浮点运算指令B在浮点执行部件中,包括浮点加法部件和浮点乘/除部件,它们可以同时执行不同的指令C浮点运算部件以流水线方式工作D采用多体交叉存储器和Cache44.在流水过程中存在的相关冲突中,是指多条指令进入流水线后在同一机器周期内争用同一个功能部件所发生的冲突。AA.资源相关B.数据相关C.性能相关D.控制相关45.开发RISC系统的目标是:。ABCDA使处理器的结构更简单,更合理B提高处理器的性能C提高处理器的执行效率D降低处理器的开发成本46.在总线仲裁方式中,仲裁需要。CA集中式、分布仲裁器B分布式、分布仲裁器C集中式、中央仲裁器D分布式、中央仲裁器47.从执行程序的角度看,最高等级的并行是并行。BDA任务级B作业级C过程级D程序级48.计算机的专用和通用是根据计算机的来划分的。ABCDA效率B速度C价格D运行的经济性和适应性49.1958年开始出现的第二代计算机,使用作为电子器件。AA晶体管B电子管C大规模集成电路D超大规模集成电路50.冯•诺依曼计算机体系结构的主要特点是。BCA硬布线B使用二进制数C存储程序D存储数据51.适配器的作用是保证用计算机系统特性所要求的形式发送或接收信息。AA.I/O设备B.控制器C.寄存器D.存储器52.在计算机系统的层次结构中,属于硬件级的是。ADA微程序设计级B高级语言级C汇编语言级D机器语言级53.为了提高浮点数的表示精度,当尾数不为时,通过修改阶码并移动小数点,使尾数域的最高有效位为,这称为浮点数的规格化表示。BA.0、0B.0、1C.1、0D.1、154.MOS半导体存储器中,可大幅度提高集成度,但由于操作,外围电路复杂,速度慢。CA.DRAM、读写B.SRAM、读写C.DRAM、刷新D.SRAM、刷新55.Cache的功能由实现,因而对程序员是透明的。BA.软件B.硬件C.固件D.软硬件56.虚拟地址空间的大小实际上受到容量的限制。CA.逻辑存储器B.内存储器C.辅助存储器D.主存储器57.指令格式就是用二进制代码表示的结构形式。DA.操作码B.地址码C.数据字D.指令字58.寄存器堆栈是中设置的一组专门用于堆栈的寄存器。AA.CPUB.高速缓冲存储器C.主存储器D.辅助存储器59.CPU的基本功能包括。ABCDA指令控制B操作控制C时间控制D数据加工60.在CPU中,程序计数器用来保存。DA当前指令B当前指令的地址C下一条指令D下一条指令的地址61.状态条件寄存器(PSW)通常保存和运算结果为负标志。ABCDA运算结果进/借位标志B运算结果溢出标志C运算结果为零标志D运算
本文标题:交大网络学院计算机系统结构考卷整合
链接地址:https://www.777doc.com/doc-1566185 .html