您好,欢迎访问三七文档
(一)一、选择题(每小题1分,共15分)1从器件角度看,计算机经历了五代变化。但从系统结构看,至今绝大多数计算机仍属于(B)计算机。A并行B冯·诺依曼C智能D串行2某机字长32位,其中1位表示符号位。若用定点整数表示,则最小负整数为(A)。A-(231-1)B-(230-1)C-(231+1)D-(230+1)3以下有关运算器的描述,(C)是正确的。A只做加法运算B只做算术运算C算术运算与逻辑运算D只做逻辑运算4EEPROM是指(D)。A读写存储器B只读存储器C闪速记忆体D电擦除可编程只读存储器5常用的虚拟存储系统由(B)两级存储器组成,其中辅存是大容量的磁表面存储器。Acache-主存B主存-辅存Ccache-辅存D通用寄存器-cache6RISC访内指令中,操作数的物理位置一般安排在(C)。A栈顶和次栈顶B两个主存单元C一个主存单元和一个通用寄存器D两个通用寄存器7当前的CPU由(B)组成。A控制器B控制器、运算器、cacheC运算器、主存D控制器、ALU、主存8流水CPU是由一系列叫做“段”的处理部件组成。和具备m个并行部件的CPU相比,一个m段流水CPU的吞吐能力是(D)。A具备同等水平B不具备同等水平C小于前者D大于前者9在集中式总线仲裁中,(C)方式回应时间最快。A独立请求B计数器定时查询C菊花链10CPU中跟踪指令后继地址的寄存器是(C)。A地址寄存器B指令计数器C程序计数器D指令寄存器11从信息流的传输速度来看,(A)系统工作效率最低。A单总线B双总线C三总线D多总线12单级中断系统中,CPU一旦回应中断,立即关闭(C)标志,以防止本次中断服务结束前同级的其他中断源产生另一次中断进行干扰。A中断允许B中断请求C中断屏蔽DDMA请求13安腾处理机的典型指令格式为(A)位。A32位B64位C41位D48位14下面操作中应该由特权指令完成的是()。A设置定时器的初值B从用户模式切换到管理员模式C开定时器中断D关中断15下列各项中,不属于安腾体系结构基本特征的是()。A超长指令字B显式并行指令计算C推断执行D超线程二、填空题(每小题2分,共20分)1字符信息是符号数据,属于处理(非数值)领域的问题,国际上采用的字符系统是七单位的(ASCII)码。2按IEEE754标准,一个32位浮点数由符号位S(1位)、阶码E(8位)、尾数M(23位)三个域组成。其中阶码E的值等于指数的真值(e)加上一个固定的偏移值(127)。3双端口存储器和多模块交叉存储器属于并行存储器结构,其中前者采用(空间)并行技术,后者采用(时间)并行技术。4虚拟存储器分为页式、(端)式、(段页)式三种。5安腾指令格式采用5个字段:除了操作码(OP)字段和推断字段外,还有3个7位的()字段,它们用于指定()2个源操作数和1个目标操作数的地址。6CPU从存储器取出一条指令并执行该指令的时间称为(指令),它常用若干个(时钟周期)来表示。7安腾CPU中的主要寄存器除了128个通用寄存器、128个浮点寄存器、128个应用寄存器、1个指令指针寄存器(即程序计数器)外,还有64个(推断寄存器)和8个()。8衡量总线性能的重要指标是(带宽),它定义为总线本身所能达到的最高传输速率,单位是(Mbps)。9DMA控制器按其结构,分为(选择型)DMA控制器和(多路型)DMA控制器。前者适用于高速设备,后者适用于慢速设备。1064位处理机的两种典型体系结构是(MIPS)和(RICS)。前者保持了与IA-32的完全兼容,后者则是一种全新的体系结构。(二)一、选择题(每小题1分,共15分)1冯·诺依曼机工作的基本方式的特点是(B)。A多指令流单数据流B按地址访问并顺序执行指C堆栈操D存贮器按内容选择地址2在机器数(BC)中,零的表示形式是唯一的。A原码B补码C移码D反码3在定点二进制运算器中,减法运算一般通过(D)来实现。A原码运算的二进制减法器B补码运算的二进制减法器C原码运算的十进制加法器D补码运算的二进制加法器4某计算机字长32位,其存储容量为256MB,若按单字编址,它的寻址范围是(D)。A0—64MBB0—32MBC0—32MD0—64M5主存贮器和CPU之间增加cache的目的是(A)。A解决CPU和主存之间的速度匹配问题B扩大主存贮器容量C扩大CPU中通用寄存器的数量D既扩大主存贮器容量,又扩大CPU中通用寄存器的数量6单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个常需采用(C)。A堆栈寻址方式B立即寻址方式C隐含寻址方式D间接寻址方式7同步控制是(C)。A只适用于CPU控制的方式B只适用于外围设备控制的方式C由统一时序信号控制的方式D所有指令执行时间都相同的方式8描述PCI总线中基本概念不正确的句子是(C)。APCI总线是一个与处理器无关的高速外围设备BPCI总线的基本传输机制是猝发式传送CPCI设备一定是主设备D系统中只允许有一条PCI总线9CRT的分辨率为1024×1024像素,像素的颜色数为256,则刷新存储器的容量为(B)。A512KBB1MBC256KBD2MB10为了便于实现多级中断,保存现场信息最有效的办法是采用(B)。A通用寄存器B堆栈C存储器D外存11特权指令是由(C)执行的机器指令。A中断程序B用户程序C操作系统核心程序DI/O程序12虚拟存储技术主要解决存储器的(B)问题。A速度B扩大存储容量C成本D前三者兼顾13引入多道程序的目的在于(A)。A充分利用CPU,减少等待CPU时间B提高实时回应速度C有利于代码共享,减少主辅存信息交换量D充分利用存储器1464位双核安腾处理机采用了(B)技术。A流水B时间并行C资源重复D流水+资源重复15在安腾处理机中,控制推测技术主要用于解决(B)问题。A中断服务B与取数指令有关的控制相关C与转移指令有关的控制相关D与存数指令有关的控制相关二、填空题(每小题2分,共20分)1在计算机术语中,将ALU控制器和(运算器)存储器合在一起称为(CPU)。2数的真值变成机器码可采用原码表示法,反码表示法,(补码)表示法,(移码)表示法。3广泛使用的(SRAM)和(DRAM)都是半导体随机读写存储器。前者的速度比后者快,但集成度不如后者高。4反映主存速度指标的三个术语是存取时间、(存储器带宽)和(存储周期)。5形成指令地址的方法称为指令寻址,通常是(顺序)寻址,遇到转移指令时(跳跃)寻址。6CPU从(存储器)取出一条指令并执行这条指令的时间和称为(指令周期)。7RISC指令系统的最大特点是:只有(取数)指令和(存数)指令访问记忆体,其余指令的操作均在寄存器之间进行。8微型机的标准总线,从带宽132MB/S的32位(字长)总线发展到64位的(指令)总线。9IA-32表示(intel)公司的(64)位处理机体系结构。10安腾体系机构采用显示并行指令计算技术,在指令中设计了(属性)字段,用以指明哪些指令可以(并行)执行。(三)一、选择题(每小题1分,共15分)1下列数中最小的数是(A)。A(101001)2B(52)8C(101001)BCDD(233)162某DRAM芯片,其存储容量为512M×8位,该芯片的地址线和数据线的数目是(D)。A8,512B512,8C18,8D19,83在下面描述的汇编语言基本概念中,不正确的表述是(C)。A对程序员的训练要求来说,需要硬件知识B汇编语言对机器的依赖性高C用汇编语言编写程序的难度比高级语言D汇编语言编写的程序执行速度比高级语言慢4交叉存储器实质上是一种多模块存储器,它用(A)方式执行多个独立的读写操作。A流水B资源重复C顺序D资源共享5寄存器间接寻址方式中,操作数在(B)。A通用寄存器B主存单元C程序计数器D堆栈6机器指令与微指令之间的关系是(A)。A用若干条微指令实现一条机器指令B用若干条机器指令实现一条微指令C用一条微指令实现一条机器指令D用一条机器指令实现一条微指令7描述多媒体CPU基本概念中,不正确的是(C)。A多媒体CPU是带有MMX技术的处理器BMMX是一种多媒体扩展结构CMMX指令集是一种多指令流多数据流的并行处理指令D多媒体CPU是以超标量结构为基础的CISC机器8在集中式总线仲裁中,(A)方式对电路故障最敏感。A菊花链B独立请求C计数器定时查询9流水线中造成控制相关的原因是执行(A)指令而引起。A条件转移B访内C算逻D无条件转移10PCI总线是一个高带宽且与处理器无关的标准总线。下面描述中不正确的是(D)。A采用同步定时协议B采用分布式仲裁策略C具有自动配置能力D适合于低成本的小系统11下面陈述中,不属于外围设备三个基本组成部分的是(D)。A存储介质B驱动装置C控制电路D计数器12中断处理过程中,(A)项是由硬件完成。A关中断B开中断C保存CPU现场D恢复CPU现场13IEEE1394是一种高速串行I/O标准界面。以下选项中,(D)项不属于IEEE1394的协议集。A业务层B链路层C物理层D串行总线管理14下面陈述中,(C)项属于存储管理部件MMU的职能。A分区式存储管理B交换技术C分页技术1564位的安腾处理机设置了四类执行单元。下面陈述中,(D)项不属于安腾的执行单元。A浮点执行单元B存储器执行单元C转移执行单元D定点执行单元二、填空题(每小题2分,共20分)1定点32位字长的字,采用2的补码形式表示时,一个字所能表示的整数范围是(-2的31次方-2的31次方减一)。2IEEE754标准规定的64位浮点数格式中,符号位为1位,阶码为11位,尾数为52位,则它能表示的最大规格化正数为()。3浮点加、减法运算的步骤是(0操作检查)、(比较阶码大小并完成对阶)、(尾数加减)、(规格化处理)、(舍入操作)4某计算机字长32位,其存储容量为64MB,若按字编址,它的存储系统的地址线至少需要(24)条。5一个组相联映射的Cache,有128块,每组4块,主存共有16384块,每块64个字,则主存地址共(20)位,其中主存字块标记应为(9)位,组地址应为(5)位,Cache地址共(11)位。6CPU从主存取出一条指令并执行该指令的时间叫(指令周期),它通常包含若干个(CPU周期),而后者又包含若干个(时钟周期)。7某中断系统中,每抽取一个输入数据就要中断CPU一次,中断处理程序接收取样的数据,并将其保存到主存缓冲区内。该中断处理需要X秒。另一方面,缓冲区内每存储N个数据,主程序就将其取出进行处理,这种处理需要Y秒,因此该系统可以跟踪到每秒(N/(N*X+Y))次中断请求。8在计算机系统中,多个系统部件之间信息传送的公共通路称为(总线)。就其所传送信息的性质而言,在公共通路上传送的信息包括(地址)、(数据)、(控制信息)。9在虚存系统中,通常采用页表保护、段表保护和键保护方法实现(存储区域)保护。10安腾体系结构采用推测技术,利用(控制)推测方法和(数据)推测方法提高指令执行的并行度。(四)一、选择题(每小题1分,共15分)1运算器的核心功能部件是(B)。A数据总线BALUC状态条件寄存器D通用寄存器2某单片机字长32位,其存储容量为4MB。若按字编址,它的寻址范围是(A)。A1MB4MBC4MD1MB3某SRAM芯片,其容量为1M×8位,除电源和接地端外,控制端有E和R/W#,该芯片的管脚引出线数目是(B)。A20B28C30D324双端口存储器所以能进行高速读/写操作,是因为采用(D)。A高速芯片B新型器件C流水技术D两套相互独立的读写电路5单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数以外,另一个数常需采用(C)。A堆栈寻址方式B立即寻址方式C隐含寻址方式D间接寻址方式6为确定下一条微指令的地址,通常采用断定方式,其基本思想是(C)。A用程序计数器PC来产生后继微指令地址B用微程序计数器μPC来产生后继微指令地址C通过微指令顺序控制字段由设计者指定或由设计者指定的判别字段控制产生后继微指令地址D通过指令中指定一个专门字段来控制产生后继微指令地址7微程控器中,机器指令与微指令的关系是(B)。A每一条机器指令由一条微
本文标题:计算机组成原理二
链接地址:https://www.777doc.com/doc-2044103 .html