您好,欢迎访问三七文档
当前位置:首页 > 建筑/环境 > 综合/其它 > 计算机组成原理试卷1
一、单项选择题(在每小题的四个备选答案中,选出一个正确的答案,并将其号码填在题干的括号内。每小题1分,共15分)1.若十进制数据为137.5则其八进制数为(B)。A、89.8B、211.4C、211.5D、1011111.1012.若x补=0.1101010,则x原=(D)。A、1.0010101B、1.0010110C、0.0010110D、0.11010103.若定点整数64位,含1位符号位,补码表示,则所能表示的绝对值最大负数为(C)。A、-264B、-(264-1)C、-263D、-(263-1)5.若脂用双符号位,则发生正溢的特征是:双符号位为(B)。A、00B、01C、10D、116.浮点加减中的对阶的(A)。A、将较小的一个阶码调整到与较大的一个阶码相同B、将较大的一个阶码调整到与较小的一个阶码相同C、将被加数的阶码调整到与加数的阶码相同D、将加数的阶码调整到与被加数的阶码相同7.原码乘法是(A)。A、先取操作数绝对值相乘,符号位单独处理B、用原码表示操作数,然后直接相乘C、被乘数用原码表示,乘数取绝对值,然后相乘D、乘数用原码表示,被乘数取绝对值,然后相乘8.原码加减交替除法又称为不恢复余数法,因此(C)A、不存在恢复余数的操作B、当某一步运算不够减时,做恢复余数的操作C、仅当最后一步余数为负时,做恢复余数的操D、当某一步余数为负时,做恢复余数的操作9.为了缩短指令中某个地址段的位数,有效的方法是采取(D)。A、立即寻址B、变址寻址C、间接寻址D、寄存器寻址10.堆栈指针SP的内容是(B)。A、栈顶单元内容B、栈顶单元地址C、栈底单元内容D、栈底单元地址11.高速缓冲存储器Cache一般采取(A)。A、随机存取方式B、顺序存取方式C、半顺序存取方式D、只读不写方式12.若存储周期250ns,每次读出16位,则该存储器的数据传送率为(C)。A、4×106字节/秒B、4M字节/秒C、8×106字节/秒D、8M字节/秒13.半导体静态存储器SRAM的存储原理是(A)。A、依靠双稳态电路B、依靠定时刷新C、依靠读后再生D、信息不再变化14.在不同速度的设备之间传送数据,(C)。A、必须采用同步控制方式B、必须采用异步控制方式C、可以选用同步方式,也可选用异步方式D、必须采用应答方式15.挂接在总线上的多个部件(B)。A、只能分时向总线发送数据,并只能分时从总线接收数据B、只能分时向总线发送数据,但可同时从总线接收数据C、可同时向总线发送数据,并同时从总线接收数据D、可同时向总线发送数据,但只能分时从总线接收数据二、简答题(每小题5分,共30分)1.硬连线控制器如何产生微命令?产生微命令的主要条件是哪些?硬连线控制器依靠组合逻辑电路产生微命令(1分)组合逻辑电路的输入是产生微命令的条件,主要有:A、指令代码B、时序信号C、程序状态信息与标志位D、外部请求信号。(4分)2.何谓中断方式?它主要应用在什么场合?请举二例。A、中断方式指:CPU在接到随机产生的中断请求信号后,暂停原程序,转去执行相应的中断处理程序,以处理该随机事件,处理完毕后返回并继续执行原程序;(3分)B、主要应用于处理复杂随机事件、控制中低速I/O;(1分)C、例:打印机控制,故障处理。(1分)3.在DMA方式预处理(初始化)阶段,CPU通过程序送出哪些信息?向DMA控制器及I/O接口(分离模式或集成模式均可)分别送出如下信息:A、测试设备状态,预置DMA控制器工作方式;(1分)B、主存缓冲区首址,交换量,传送方向;(2分)C、设备寻址信息,启动读/写。(2分)4.总线的分类方法主要有哪几种?请分别按这几种法说明总线的分类。A、按传送格式分为:串行总线、并行总线;(2分)B、按时序控制方式分为:同步总线(含同步扩展总线),异步总线;(2分)C、按功能分为:系统总线,CPU内部总线、各种局部总线。(1分)5.(不算CPU中的寄存器级)存储系统一般由哪三级组成?请分别简述各层存储器的作用(存放什么内容)及对速度、容量的要求。A、主存:存放需要CPU运行的程序和数据,速度较快,容量较大;(2分)B、Cache:存放当前访问频繁的内容,即主存某些页的内容复制。速度最快,容量较小;(1发)C、外存:存放需联机保存但暂不执行的程序和数据。容量很大而速度较慢。(2分)6.中断接口一般包含哪些基本组成?简要说明它们的作用。A、地址译码。选取接口中有关寄存器,也就是选择了I/O设备;(1分)B、命令字/状态字寄存器。供CPU输出控制命令,调回接口与设备的状态信息;(1分)C、数据缓存。提供数据缓冲,实现速度匹配;(1.5分)D、控制逻辑。如中断控制逻辑、与设备特性相关的控制逻辑等。(1.5分)三、名词解释题(每小题2分,共20分)1.基数:各数位允许选用的数码个数。或:各数位允许选用的最大数码值加1(不乘位权)。或:产生进位的该位数码值(不乘位权)。2.DRAM:动态随机存取存储器,即需要采取动态刷新的RAM。3.堆栈:按先进后出(也就是后进先出)顺序存取的存储的存储组织(区)。4.立即寻址方式:操作数直接在指令中给出(或:紧跟指令给出),在读出指令时可立即获得操作数。5.总线:一组可由多个部件分时共享的信息传输线。6.逻辑地址:程序员编程时使用的,与内存物理地址无固定对应关系的地址。7.微程序控制器:将执行指令所需要的微命令以代码形式编成微指令序列(微程序),存入一个控制存储器,需要时从该存储器中读取。按这种方式工作的控制器称为微程序控制器。8.同步通信方式:在采用这种方式的总线传输中,各设备从一个公共的(统一的)时序信号中获得定时信息(或:由统一的时序信号进行同步定时。)或指出:其明显特征是由一定频率的时钟信号定义了等间隔的时钟周期。9.DMA方式:直接依靠硬件实现主存与外设之间的数据直接传输,传输过程本身不需CPU程序干预。10.随机存取方式:可按随机地址直接访问任一存储单元,存取时间与单元位置无关。四、计算题(10分)请用补码一位乘中的Booth算法计算x·y=?x=0101,y=-0101,列出计算过程。五、设计题用1K×4/片的存储芯片构成一个4K×8的存储器,地址线A15--A0(低),双向数据线D7--D0WE控制读写,CE为片选输入端。画出芯片级逻辑图,注明各种信号线,列出片选逻辑式。
本文标题:计算机组成原理试卷1
链接地址:https://www.777doc.com/doc-2044414 .html