您好,欢迎访问三七文档
当前位置:首页 > 电子/通信 > 综合/其它 > 计算机组成原理课程设计-位同步时钟提取电路设计与实现
沈阳航空航天大学课程设计报告课程设计名称:计算机组成原理课程设计课程设计题目:位同步时钟提取电路设计与实现院(系):计算机学院专业:计算机科学与技术班级:34010101学号:2012040101017姓名:金福鹏指导教师:胡光元完成日期:2015年1月16日沈阳航空航天大学课程设计报告-I-目录第1章总体设计方案..................................................................................................11.1设计原理.................................................................................................................11.2设计思路.................................................................................................................21.3设计环境.................................................................................................................2第2章详细设计方案..................................................................................................52.1顶层方案图的设计与实现..................................................................................52.1.1位同步提取电路的设计与实现......................................................................52.1.2器件的选择与引脚锁定..................................................................................62.1.3十六进制计数器和鉴相器..............................................................................92.2功能模块的设计与实现......................................................................................92.2.1十六进制计数器模块的设计与实现.............................................................92.2.2鉴相器模块的设计与实现...........................................................................102.3仿真调试.............................................................................................................11第3章编程下载与硬件测试....................................................................................123.1编程下载............................................................................................................123.2硬件测试及结果分析........................................................................................13参考文献........................................................................................................................14附录................................................................................................................................15沈阳航空航天大学课程设计报告-1-第1章总体设计方案1.1设计原理1位同步时钟提取方案的原理本文设计的方案可以从异步串行码流中提取位同步时钟信号,设计思想的基本出发点是在外部码流(code_in)的上升沿和本地时钟(clk)上跳沿相比较无非两种情况,如图1和图2所示:图1码流滞后于本地时钟△T示意图图2码流超前于本地时钟△T示意图从码流上跳沿的角度来看,若将码流code_in与本地时钟clk进行逻辑相与,若相与结果为“1”则说明码流滞后于本地时钟,若为“0”则说明码流超前于本地时钟。2本设计方案的系统框图如图3所示:沈阳航空航天大学课程设计报告-2-图3系统功能框图1.2设计思路根据题目要求,设计位同步时钟提取电路,主要采用自上而下地方法,顶层设计为原理图设计输入方式,底层设计为自定义,设计的电路有门电路和触发器等逻辑部件组成,电路主要有分频器,相位选择调整模式,鉴相器,和控制计数器组成,分频器的功能是把一个周期分成了十六份,即一个周期内产生十六个数字,分别分配给十六路电路,放在移位寄存器当中(它当中的数字始终在发生变化),然后由多路选择器选择一路输出。鉴相器的功能是判断码元信号和本地时钟信号的相位,如果码元信号相对于本地信号是滞后的,则输出q为1,计数器的一个数字由初始相位的值加1,如果码元信号相对于本地信号是超前的,则输出q为0,计数器的一个数字由初始相位的值减1,直到两个数字的值相等稳定,最后把该数字传给多路选择器用来控制移位寄存器当中某一路数字的输出。设计电路经编译、调试后形成*.bit文件并下载到XCV200可编程逻辑芯片中,经硬件测试验证设计的正确性。1.3设计环境(1)硬件环境:伟福COP2000型计算机组成原理实验仪COP2000计算机组成原理实验系统由实验平台、开关电源、软件三大部分组成实验平台上有寄存器组R0-R3、运算单元、累加器A、暂存器B、直通/左移/右移单元、地址寄存器、程序计数器、堆栈、中断源、输入/输出单元、存储器单沈阳航空航天大学课程设计报告-3-元、微地址寄存器、指令寄存器、微程序控制器、组合逻辑控制器、扩展座、总线插孔区、微动开关/指示灯、逻辑笔、脉冲源、20个按键、字符式LCD、RS232口。COP2000计算机组成原理实验系统各单元部件都以计算机结构模型布局,清晰明了,系统在实验时即使不借助PC机,也可实时监控数据流状态及正确与否,实验系统的软硬件对用户的实验设计具有完全的开放特性,系统提供了微程序控制器和组合逻辑控制器两种控制器方式,系统还支持手动方式、联机方式、模拟方式三种工作方式,系统具备完善的寻址方式、指令系统和强大的模拟调试功能。(2)EDA环境:Xilinxfoundationf3.1设计软件Xilinxfoundationf3.1是Xilinx公司的可编程期间开发工具,该平台(如图7所示)功能强大,主要用于百万逻辑门设计。该系统由设计入口工具、设计实现工具、设计验证工具三大部分组成。设计入口工具包括原理图编辑器、有限状态机编辑器、硬件描述语言(HDL)编辑器、LogiBLOX模块生成器、Xilinx内核生成器等软件。其功能是:接收各种图形或文字的设计输入,并最终生成网络表文件。设计实现工具包括流程引擎、限制编辑器、基片规划器、FPGA编辑器、FPGA写入器等软件。设计实现工具用于将网络表转化为配置比特流,并下载到器件。设计验证工具包括功能和时序仿真器、静态时序分析器等,可用来对设计中的逻辑关系及输出结果进行检验,并详尽分析各个时序限制的满足情况。图4Xilinxfoundationf3.1设计平台沈阳航空航天大学课程设计报告-4-COP2000集成调试软件COP2000集成开发环境是为COP2000实验仪与PC机相连进行高层次实验的配套软件,它通过实验仪的串行接口和PC机的串行接口相连,提供汇编、反汇编、编辑、修改指令、文件传送、调试FPGA实验等功能,该软件在Windows下运行。COP2000集成开发环境界面如图5所示。图5COP2000计算机组成原理集成调试软件沈阳航空航天大学课程设计报告-5-第2章详细设计方案2.1顶层方案图的设计与实现顶层方案图实现位同步时钟提取电路的设计与实现的逻辑功能,采用原理图设计输入方式完成,电路实现基于XCV200可编程逻辑芯片。在完成原理图的功能设计后,把输入/输出信号安排到XCV200指定的引脚上去,实现芯片的引脚锁定,如图6所示:图6位同步始时钟取电路设计与实现的顶层设计方案图2.1.1位同步时钟提取电路设计与实现位同步时钟提取电路的设计与实现由分频器、相位选择调整模式,鉴相器,和控制计数器组成(1)分频器由4个FD芯片组成,它的的功能是把一个周期分成了十六份,即一个周期内产生十六个数字,分别分配给十六路电路。(2)相位选择调整模式由移位寄存器和多路选择器组成。移位寄存器是把分频器传过来的数据放在它当中(它当中的数字始终在发生变化),然后由多路选择器选择一路输出。沈阳航空航天大学课程设计报告-6-(3)鉴相器的功能是判断码元信号和本地时钟信号的相位,如果码元信号相对于本地信号是滞后的,则输出q为1,如果码元信号相对于本地信号是超前的,则输出q为0。(4)计数器的功能是一个数字由初始相位的值加1,如果码元信号相对于本地信号是超前的,则输出q为0,计数器的一个数字由初始相位的值减1,直到两个数字的值相等稳定,最后把该数字传给多路选择器用来控制移位寄存器当中某一路数字的输出。2.1.2器件的选择与引脚锁定(1)器件的选择由于硬件设计环境是基于伟福COP2000型计算机组成原理实验仪和XCV200实验板,故采用的目标芯片为XilinxXCV200可编程逻辑芯片。所选的主要芯片图及其功能如下所述。3—8译码器芯片如图所示:图73—8译码器芯片沈阳航空航天大学课程设计报告-7-其功能如表2.1.1所示:表13-8译码器功能表A0A1A2ED7D6D5D4D3D2D1D0000100000001001100000010010100000100011100001000100100010000101100100000110101000000111110000000XXX000000000FD8CE寄存器如图所示:图8寄存器FD8CE功能表其功能如表2.1.2所示:表2寄存器FD8CE功能表CECPCLRQ[7:0]1上升沿0Q[7:0]=D[7:0]0上升沿0不变XX1Q[7:0]=00H沈阳航空航天大学课程设计报告-8-比较器芯片如图所示:图9比较器芯片图其功能如表2.1.3所示:表3比较器COMP8功能表A[7:0]=B[7:0]EQ=1A[7:0]!=B[7:0]EQ=0(2)引脚锁定把顶层图形文件中的输入/输出信号安排到XilinxXCV200芯片指定的引脚上去,实现芯片的引脚锁定,各信号及XilinxXCV200芯片引脚对应关系如表2.1所示。表4信号和芯片引脚对应关系相联存储器内部信号图形文件中的输入/输出信号XCV200芯片引脚A[7:0]A[7
本文标题:计算机组成原理课程设计-位同步时钟提取电路设计与实现
链接地址:https://www.777doc.com/doc-2044436 .html