您好,欢迎访问三七文档
当前位置:首页 > 电子/通信 > 综合/其它 > 西交《数字电子技术》考试复习题
数字电子技术-考试复习题一、单项选择题1.(195)H表示()。(a)二进制数(b)十进制数(c)八进制数(d)十六进制数2.在TTL门电路中,能实现“线与”的门电路是()(a)与非门(b)集电极开路门(c)或非门(d)或非门3.用不同数制的数字来表示2007,位数最少的是。(a)十六进制数(b)十进制数(c)八进制数(d)二进制数4.十进制数36转换为十六进制数,结果为。(a)26(b)24(c)22(d)205.8421BCD码10000111表示的十进制数是。(a)131(b)103(c)87(d)136.A/D转换输出的二进制代码位数越多,其转换精度()(a)越高(b)越低(c)不变(d)无法确定7.下列逻辑表示式正确的是()(a)1BABA(b)BABAA(c)BABABAAB(d)BAAB8.下列电路中,属于时序逻辑电路的是(A).(a)数据选择器(b)编码器(c)计数器(d)译码器9.由8位寄存器组成的扭环移位寄存器可以构成进制计数器。(a)4(b)8(c)16(d)无法确定10.555集成定时器构成的单稳态触发器,其暂态时间tW≈________。(a)0.7RC(b)RC(c)1.1RC(d)1.4RC11.十进制数24转换为二进制数,结果为。(a)10100(b)10010(c)01100(d)1100012.O)275(()D,。(a)275(b)629(c)2750(d)220013.三态门的第三态是。(a)低电平(b)高电平(c)高阻(d)任意电平14.具有8个触发器的二进制异步计数器最多可能有种状态。(a)8(b)128(c)256(d)51215.“或非”逻辑运算结果为“0”的条件是该或项的变量。(a)全部输入“0”(b)全部输入“1”(c)任一个输入“0”(d)任一个输入“1”16.当TTL门电路输入端对地接电阻R=10k时,相当于此端。(a)接逻辑“1”(b)接逻辑“0”(c)接0.4V电压(d)逻辑不定17.若干个三态逻辑门的输出端连接在一起,能实现的逻辑功能是。(a)线与(b)无法确定(c)数据驱动(d)分时传送数据18.一个3输入表决电路,只有3个输入都为0,输出才为1,则该电路的逻辑关系是。(a)与(b)或(c)或非(d)与非19.如要将一个最大幅度为5.1V的模拟信号转换为数字信号,要求输入每变化20mV,输出信号的最低位(LSB)发生变化,应选用位ADC。(a)6(b)8(c)10(d)1220.要获得32K×8RAM,需用用4K×4的RAM片。21.195表示。(a)二进制数(b)十进制数(c)八进制数(d)十六进制数22.十进制数24转换为二进制数,结果为。(a)10100(b)11000(c)01100(d)1001023.十进制数89对应的8421BCD码为。(a)00100100(b)00011000(c)10001001(d)0010100024.十进制数36转换为十六进制数,结果为。(a)26(b)24(c)22(d)2025.若将一个正弦波电压信号转换成同频率的矩形波,应采用d。(a)计数器(b)多谐振荡器(c)单稳态触发器(d)施密特触发器26.A/D转换输出的二进制代码位数越多,其转换精度。(a)越高(b)越低(c)不变(d)无法确定27.三态门的第三态是()。(a)低电平(b)高电平(c)高阻(d)以上都不是28.“或非”逻辑运算结果为“0”的条件是该或项的变量()。(a)全部输入“0”(b)全部输入“1”(c)任一个输入“0”(d)任一个输入“1”29.两个开关控制一盏灯,用A和B为1表示相应开关为闭合状态,如果只有两个开关都闭合时灯才不亮,则该电路的逻辑关系为()。(a)同或(b)或非(c)异或(d)与非30.如果CBAF,那么,F=()。(a)CBA(b))CA(B(c))CBA((d)CAB二、填空1.数制转换H)(5EA()D。2.已知逻辑函数F的反函数)(DCBAF,则该函数F。3.TTL与非门的开门电阻为。4.D触发器的的特征方程为。5.已知逻辑函数CBBAF,该函数的最小项表达式为。6.一片8位DAC的最小输出电压增量为0.02V,当输入为11001011时,输出电压UO为__________。7.组合电路的基本单元是,时序电路的基本单元是。8.输出仅与电路的时序电路称为Moore型电路。9.要扩展成8K8RAM,需用用5124的RAM片。10.所谓组合逻辑电路是指:在任何时刻,逻辑电路的输出状态只取决于电路各的组合,而与电路无关。11.最基本的三种逻辑运算是、和。12.7的8421BCD码是。13.D触发器的的特征方程为。14.在两个开关A和B控制一个电灯L的电路中,当两个开关都断开时灯亮,则实现的逻辑函数式为。15.CMOS逻辑电路中,若VDD=10V,则输出低电平UOL为,输出高电平UOH为。16.一片8位DAC的最小输出电压增量为0.02V,当输入为11001011时,输出电压UO为__________。17.组合电路的基本单元是,时序电路的基本单元是。18.与逐次逼近型ADC比较,双积分型ADC转换速度,抗干扰能力。19.按照数据写入的方式,ROM可分为、、、和等四类。20.A/D转换器的最小分辨电压为U,则它的输出Dn为,最大的输入电压UImax为。21.将二进制数1011110转换为十六进制数为。22.用卡诺图化简逻辑函数,化简结果一般是最简的式。23.2010个1连续异或的结果是。24.函数CABF的与非表达式为。25.JK触发器的特征表达式为。26.AA=,AA=。27.译码器、编码器属于逻辑电路,计数器、寄存器属于逻辑电路。28.CMOS逻辑电路中,若VDD=5V,电路的噪声容限UN可达。29.要扩展成8K8RAM,需用用1K4的RAM片。30.写出CABCCBAF最小项标准式为。三、化简逻辑函数1、用代数法化简LABABAB知识点:代数法化简,参考教材P26-272、用卡诺图化简L=∑m(2,3,4,5,9)+∑d(10,11,12,13)知识点:卡诺图法化简,参考教材P27-283.XYWYXXYYXXF)())((知识点:逻辑函数化简,参考教材P29-30四、一个双输入端、双输出端的组合逻辑电路如题4图所示,要求写出逻辑函数,列出真值表,说明电路的逻辑功能。知识点:逻辑函数及其表示法,参考教材P15-25五、电路如题5图所示。集成定时器555的功能如表1所示。1、分析S未按下时电路的工作状态。u0处于高电平还是低电平?电路状态是否可以保持稳定?2、若C=10μF,按一下启动按钮S,当要求输出脉宽tw=10S时,计算R值。3、若C=0.1μF,要求暂稳时间tw=5mS时求R值。此时若将C改为1μF(R不变),则时间tw又为多少?题4图表1555功能表THTRDROUTDIS××LL导通HL导通H不变不变×HH截止题5图知识点:555定时器,参考教材P165-168六、十字路口的交通灯规定红灯停,绿灯行,黄灯要注意(即黄灯一亮,未过停车线的车辆也须停车)。若以变量A、B、C分别表示红、黄、绿灯的状态,且以灯亮为1,灯灭为0,用L表示停车与否,且以停车为1,通行为0。规定任何时刻有且仅有一个灯亮。列出真值表,写出交通停车逻辑函数表达式。知识点:逻辑电路设计,参考教材P81-100七、逻辑电路如5图所示,设各触发器的初始状态为“0”态,要求:1、写出各触发器的激励方程。2、列出电路的状态转换表。3、画出电路的状态转换图。4、画出0Q、1Q的波形图(至少4个时钟脉冲)。5、说明电路的逻辑功能。题5图知识点:集成触发器,参考教材P125-135八、写出题3图所示电路的表达式,并列出真值表,说明电路的逻辑功能。知识点:组合电路的分析和设计,参考教材P83-86九、化简逻辑函数)()(BACBCBABLJKCQQJKCQQCP1Q0Q1.题3图知识点:逻辑函数化简,参考教材P25-30十、逻辑电路如5图所示,设各触发器的初始状态为“0”态,要求:1、写出各触发器的激励方程。2、列出电路的状态转换表。3、画出电路的状态转换图。4、画出0Q、1Q的波形图(至少4个时钟脉冲)。5、说明电路的逻辑功能。题5图知识点:集成触发器状态转换及逻辑功能,参考教材P126-136参考答案一、单项选择题1.(d)2.(b)3.(a)4.(b)5.(c)6.(a)7.(b)8.(c)9.(c)10.(c)11.(d)12.(a)13.(c)14.(c)15.(d)16.(a)17.(d)18.(c)19.(b)20.(b)21.(d)22.(b)23.(c)24.(b)25.(d)26.(a)27.(c)28.(d)29.(b)30.(b)二、填空1.1514;2.)(CDBA;3.2000;4.D1nQ5.CABCBABCAF;6.4.06V;7.逻辑门、触发器;8.状态;9.32;10.输入,过去的状态11.s与、或、非;12.0111;13.DQn1;14.BA;15.0V,10V;16.4.06V;17.逻辑门、触发器;18.低,强;19.掩膜ROM、PROM、EPROM、E2PROM;20.[uI/U]、(2n–1)U21.5E;22.与或式;23.0;24.CAB;25.nnnQKQJQ1;26.1,0;27.组合,时序;28.5V;29.16;30.CBACABBCAABCCBAFJKCQQJKCQQCP1Q0Q1.三、1、BAL2、DCACBCLB3、XYL四、1、写出逻辑表达式,并进行化简和变换。1ZAB2ZAAB3ZBAB2323SZZZZAABBAB()()AABBABABBAAB1CZAB2、列写真值表输入输出输入输出AB0001SC0010AB1011SC10013、电路功能:半加器。五、1、S未闭合时,uTR=VCC,若输出为低电平,放电管导通,uTH=0V,根据555的功能表知输出保持低电平;若输出为高电平,放电管截至,C充电,uTH=UC上升,当uTH≥2/3VCC时,输出跃变为低电平,同时放电管导通,使uTH=0V。综上所述,uO处于低电平,电路状态可保持稳定。2、W1.1tRCW610910k1.11.11010tRC3、3W651045.5k1.11.10.110tRC,36W1.11.145.51011050mStRC六、1、根据题意,列真值表ABCL000001010011100101110111x01x1xxx2、停车逻辑函数表达式CBACBAL0CBAACBCAB(约束条件)。八、BAL九、CLB
本文标题:西交《数字电子技术》考试复习题
链接地址:https://www.777doc.com/doc-2093064 .html