您好,欢迎访问三七文档
当前位置:首页 > 商业/管理/HR > 经营企划 > 第5章应用系统设计与调试
第5章应用系统设计与调试(1)本章主要介绍基于S3C4510B的硬件系统的详细设计步骤、实现细节、硬件系统的调试方法等,通过对本章的阅读,可以使绝大多数的读者具有根据自身的需求、设计特定应用系统的能力。尽管本章所描述的内容为基于S3C4510B的应用系统设计,但由于ARM体系结构的一致性、以及外围电路的通用性,本章的所有内容对设计其他基于ARM内核芯片的应用系统,也具有很大的参考价值。本章的主要内容包括:-嵌入式系统设计的基本方法。-S3C4510B概述。-S3C4510B的基本工作原理-基于S3C4510B的硬件系统设计详述-硬件系统的调试方法5.1系统设计概述根据用户需求,设计出特定的嵌入式应用系统,是每一个嵌入式系统设计工程师应该达到的目标。嵌入式应用系统的设计包含硬件系统的设计和软件系统设计两个部分,并且这两部分的设计是互相关联、密不可分的,嵌入式应用系统的设计经常需要在硬件和软件的设计之间进行权衡与折中。因此,这就要求嵌入式系统设计工程师具有较深厚的硬件和软件基础,并具有熟练应用的能力。这也是嵌入式应用系统设计与其他的纯粹的软件设计或硬件设计最大的区别。本章以北京微芯力科技有限公司()设计生产的ARMLinux评估开发板为原型,详细分析系统的软、硬件设计步骤、实现细节以及调试技巧等。ARMLinux评估开发板的设计以学习与应用兼顾为出发点,在保证用户完成ARM技术的学习开发的同时,考虑了系统的扩展、电路板的面积、散热、电磁兼容性以及安装等问题,因此,该板也可作为嵌入式系统主板,直接应用在一些实际系统中。图5.1.1是ARMLinux评估开发板的结构框图,各部分基本功能描述如下:-串行接口电路用于S3C4510B系统与其他应用系统的短距离双向串行通讯;-复位电路可完成系统上电复位和在系统工作时用户按键复位;-电源电路为5V到3.3V的DC-DC转换器,给S3C4510B及其他需要3.3V电源的外围电路供电;-10MHz有源晶振为系统提供工作时钟,通过片内PLL电路倍频为50MHz作为微处理器的工作时钟;-FLASH存储器可存放已调试好的用户应用程序、嵌入式操作系统或其他在系统掉电后需要保存的用户数据等;-SDRAM存储器作为系统运行时的主要区域,系统及用户数据、堆栈均位于SDRAM存储器中;-10M/100M以太网接口为系统提供以太网接入的物理通道,通过该接口,系统可以10M或100Mbps的速率接入以太网;-JTAG接口可对芯片内部的所有部件进行访问,通过该接口可对系统进行调试、编程等;-IIC存储器可存储少量需要长期保存的用户数据;-系统总线扩展引出了数据总线、地址总线和必须的控制总线,便于用户根据自身的特定需求,扩展外围电路。5.2S3C4510B概述5.2.1S3C4510B及片内外围简介在进行系统设计之前,有必要对ARMLinux评估开发板上的ARM芯片S3C4510B及其工作原理进行比较详细的介绍,读者只有对该微处理器的工作原理有了较详细的了解,才能进行特定应用系统的设计。Samsung公司的S3C4510B是基于以太网应用系统的高性价比16/32位RISC微控制器,内含一个由ARM公司设计的16/32位ARM7TDMIRISC处理器核,ARM7TDMI为低功耗、高性能的16/32核,最适合用于对价格及功耗敏感的应用场合。除了ARM7TDMI核以外,S3C4510B比较重要的片内外围功能模块包括:—2个带缓冲描述符(BufferDescriptor)的HDLC通道—2个UART通道—2个GDMA通道—2个32位定时器—18个可编程的I/O口。片内的逻辑控制电路包括:—中断控制器—DRAM/SDRAM控制器—ROM/SRAM和FLASH控制器—系统管理器—一个内部32位系统总线仲裁器—一个外部存储器控制器。S3C4510B结构框图如图5.2.1所示。图5.2.1S3C4510B结构框S3C4510B的特性描述如下:体系结构—用于嵌入式以太网应用的集成系统—全16/32的RISC架构—支持大、小端模式。内部架构为大端模式,外部存储器可为大、小端模式—内含效率高、功能强的ARM7TDMI处理器核—高性价比、基于JTAG接口的调试方案—边界扫描接口系统管理器—支持ROM/SRAM、FLASH、DRAM和外部I/O以8/16/32位的方式操作—带总线请求/应答引脚的外部总线控制器—支持EDO/常规或SDRAM存储器—可编程的访问周期(可设定0~7个等待周期)—4字的写缓冲—高性价比的从存储器到外围的DMA接口一体化的指令/数据Cache—一体化的8KCache—支持LRC(近期最少使用)替换算法—Cache可配置为内部SRAMIIC接口—仅支持主控模式—串行时钟由波特率发生器生成Ethernet控制器—带猝发模式的DMA引擎—DMA发送/接收缓冲区(256字节发送,256字节接收)—MAC发送/接收FIFO缓冲区(80字节发送,16字节接收)—数据对准逻辑—支持端模式变换—100M/10Mbps的工作速率—与IEEE802.3标准完全兼容—提供MII和7线制10Mbps接口—站管理信号生成—片内CAM(可达21个目的地址)—带暂停特性的全双工模式—支持长/短包模式—包拆装PDA生成HDLC(High-LevelDataLinkControl)高层数据链路协议—HDLC协议特征:标志检测与同步;零插入与删除;空闲检测和发送;FCS生成和检测(16位);终止检测与发送—地址搜索模式(可扩展到四字节)—可选择CRC模式或非CRC模式—用于时钟恢复的数字PLL模块—波特率生成器—发送和接收支持NRZ/NRZI/FM/曼切斯特数据格式—回环与自动回波模式—8字的发送和接收FIFO—可选的1字或4字数据传送方式—数据对准逻辑—可编程中断—Modem接口—高达10Mbps的工作速率—基于8位位组的HDLC帧长度—每个HDLC有2通道DMA缓冲描述符用于发送和接收DMA控制器—用于存储器到存储器、存储器到UATR、UATR到存储器数据传送的2通道通用DMA控制器,不受CPU干预—可由程序或外部DMA请求启动—可增减源地址或目的地址,无论8位、16位或32位数据传输—4种数据猝发模式UART—2个可工作于DMA方式或中断方式的UART模块—支持5、6、7、8位的串行数据发送和接收—波特率可编程—1位或2位停止位—奇/偶校验—间隔信号的生成与检测—奇偶校验、覆盖和帧错误检测—×16时钟模式—支持红外发送和接收定时器—2个可编程32位定时器—间隔模式或触发模式工作可编程I/O口—18个可编程I/O口—可分别配置为输入模式、输出模式或特殊功能模式中断控制器—21个中断源,包括4个外部中断源—正常中断或快速中断模式(IRQ、FIQ)—基于优先级的中断处理PLL—外部时钟可由片内PLL倍频以提高系统时钟—输入频率范围:10~40MHz—输出频率可以是输入时钟的5倍工作电压—3.3V,偏差不超过5%工作温度—0oC~70oC工作频率—最高为50MHz封装形式—208脚QFP封装5.2.2S3C4510B的引脚分布及信号描述图5.2.2S3C4510B的引脚分布图各引脚信号描述如下:表5-2-1S3C4510B的引脚信号描述信号引脚号类型描述XCLK80IS3C4510B的系统时钟源。如果CLKSEN为低电平,通过PLL倍频的输出时钟作为S3C4510B的内部系统时钟。如果CLKSEN为高电平,XCLK直接作为S3C4510B的内部系统时钟。MCLKO/SDCLK77O系统时钟输出。SDCLK为SDRAM提供时钟信号CLKSEL83I时钟选择。如果CLKSEL为低电平,PLL输出时钟作为S3C4510B的内部系统时钟。如果CLKSEL为高电平,XCLK直接作为S3C4510B的内部系统时钟。nRESET82I复位信号。nRESET为S3C4510B的复位信号,要使系统可靠复位,nRESET必须至少保持64个主时钟周期的低电平。CLKOEN76I时钟输出允许/禁止。高电平允许系统时钟信号输出,低电平禁止。TMODE63I测试模式选择。低电平为正常工作模式,高电平为芯片测试模式。FILTER55AI如果使用PLL,应在该引脚和数字地之间接820pF的陶瓷电容。TCK58IJTAG测试时钟。JTAG测试时钟信号用于切换状态信息和检测数据的输入输出。该引脚在片内下拉。TMS59IJTAG测试模式选择。该信号控制S3C4510B的JTAG测试操作。该引脚在片内上拉。TDI60IJTAG测试数据输入。在JTAG测试操作的过程中,该信号将指令和数据串行送入S3C4510B。该引脚在片内上拉。TDO61OJTAG测试数据输出。在JTAG测试操作的过程中,该信号将指令和数据串行送出S3C4510B。nTRST62IJTAG复位信号,低电平复位。异步复位JTAG逻辑。该引脚在片内上拉。ADDR[21:0]/ADDR[10]/AP117-110129-120135-132O地址总线。22位的地址总线可寻址每一个ROM/SRAM组、FLASH存储器组、DRAM组和外部I/O组的4M字(64M字节)的地址范围。XDATA[31:0]141-136154-144166-159175-169I/O外部数据总线(双向、32位)。S3C4510B支持外部8位,16位,32位的数据宽度。nRAS[3:0]/nSDCS[3:0]94,91,90,89ODRAM行地址锁存信号。S3C4510B支持最多4个DRAM组,每个nRAS输出控制一组。nSDCS[3:0]用作SDRAM的片选信号。nCAS[3:0]nCAS[0]/nSDRASnCAS[1]/nSDCASnCAS[2]/CKE98,97,96,95ODRAM列地址锁存信号。无论访问哪一个DRAM组,4个nCAS输出信号均表示字节选择。nSDRAS作为SDRAM的行地址锁存信号,nSDCAS作为SDRAM的列地址锁存信号,CKE作为SDRAM的时钟使能信号。nDWE99ODRAM写使能信号。该引脚为DRAM组提供写操作信号。(nWBE[3:0]用于为ROM/SRAM/FLASH存储器组提供写操作信号。)nECS[3:0]70,69,68,67O外部I/O片选信号。可以有4个外部I/O组映射到存储空间,每一个外部I/O组的地址范围最大为16KB。nECS提供每一个外部I/O组的片选信号。nEWAIT71I外部等待信号。该信号用于在访问外部I/O设备时,由外设插入等待周期。nRCS[5:0]88-84,75OROM/SRAM/FLASH片选信号。S3C4510B可访问多达6个的外部ROM/SRAM/FLASH组。B0SIZE[1:0]74,73IROM/SRAM/FLASH存储器组0的数据总线宽度设定。ROM/SRAM/FLASH存储器组0常用于程序的启动。‘01’=字节(8位);‘10’=半字(16位);‘11’=字(32位);‘00’=保留nOE72O输出使能。当对存储器进行访问的时候,该信号控制存储器的输出使能。nWBE[3:0]/DQM[3:0]107,102-100O写字节使能。当对存储器进行写操作时,该信号控制存储器(DRAM除外)的写使能。对于DRAM存储器组,由nCAS[3:0]和nDWE控制写操作。DQM用于SDRAM数据输入/输出的屏蔽信号。ExtMREQ108I外部总线控制器请求信号。外部总线控制器通过该引脚请求控制外部总线,当该信号有效时,S3C4510B将外部总线置为高阻状态,以便外部总线控制器取得对外部总线的控制。当ExtMACK信号为的电平时,S3C4510B重新取得对外部总线的控制权。ExtMACK109O外部总线应答信号。MDC50O管理数据时钟。该引脚产生MDIO数据输入输出时所需的时钟信号。MDIO48I/O管理数据输入/输出。当执行一个读数据的命令时,该引脚输入由物理层产生的数据,当执行一个写数据的命令时,由该引脚输出数据到物理层(PHY)。LI
本文标题:第5章应用系统设计与调试
链接地址:https://www.777doc.com/doc-2196173 .html