您好,欢迎访问三七文档
第1页共4页一、填空题(每空1分,共10分)1.如果采用二进制代码为200份文件顺序编码,最少需用位。2.和二进制数(1010.01)2等值的十进制数为。3.二进制数(+0000110)2的原码为、反码为补码为。4.逻辑函数式A⊕0的值为。5.逻辑函数式Y=A′BC′+AC′+B′C的最小项之和的形式为。6.组合逻辑电路的特点是。7.若存储器的容量为512K×8位,则地址代码应取位。8.D/A转换器的主要技术指标是转换精度和。二、单项选择题(每小题2分,共10分)1.逻辑代数中的三种基本运算指()。(a)加、减运算(b)乘、除运算(c)与、或、非运算(d)优先级运算2.若两个逻辑式相等,则它们的对偶式()。(a)不一定相等(b)可能为0(c)可能为1(d)一定相等3.正逻辑的高电平表示为()。(a)0(b)1(c)原变量(d)反变量4.三态门电路的输出可以为高电平、低电平及()。(a)0(b)1(c)高阻态(d)导通状态5.随着计数脉冲的不断输入而作递增计数的计数器称为()。(a)加法计数器(b)减法计数器(c)可逆计数器(d)加/减计数器三、分析题(每小题10分,共40分)1.已知逻辑函数Y1和Y2的真值表如表1所示,试写出Y1和Y2的逻辑函数式。表1第2页共4页2.分析图1所示时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图和时序图。图13.写出如图2组合逻辑电路输出的最简与或式:图24.由两个三态门组成的逻辑电路如图3所示,试分析其逻辑功能。图3ABCY000001010011100101110111Y1211100100111001101J1KC11J1KC111CLKQQYFFFF1212(b)A11G1A21G2数据线(a)An1Gn………12GABD1D6D7SF=ABC+ABC+ABCT54LS151D2D4D5D0A0A1A2ABC1D3第3页共4页四、连电路、画波形(每小题10分,共20分)1.如图4,用555定时器接成多谐振荡电路。图42.若反相输出的施密特触发器输入信号波形如图5所示,试画出输出信号的波形。施密特触发器的转换电平VT+、VT-已在输入信号波形图上标出。图53.如图6,将JK触发器转换为D触发器。五、设计题(每小题10分,共20分)1.试用3线---8线译码器74LS138和必要的门电路产生如下多输出逻辑函数,并画出逻辑原理图。74LS138的功能表见附表1。vvIO84723651t0t0VVIOVVT+T-1JC11K1JC11KFF1FF0CP=1X&ZQ1Q1Q0Q0第4页共4页Y1=AB+A′CY2=A′C′+AB′C+BCY3=B′C′+A′BC2.已知4位同步二进制计数器74LS161的功能表如表2所示,试由它构成12进制计数器。要求写出设计原理及画出逻辑原理图。可以附加必要的逻辑门电路。附表13线——8线译码器74LS138的功能表表24位同步二进制计数器74LS161的功能表输入输出SSSAAAYYYYYYYY00111222334567+0××××11111111×1×××1111111111111111000000000000111100110011010101010111111101111111110111111110111111110111111110111111110111111110''''''''''CLKRDLDEPET工作状态××××0置零10××预置数(同步)×1101保持×11×0保持(但C=0)1111计数''
本文标题:数电试题库试卷3
链接地址:https://www.777doc.com/doc-2430814 .html