您好,欢迎访问三七文档
当前位置:首页 > 商业/管理/HR > 质量控制/管理 > 华南理工大学数字电子技术试卷(含答案)
诚信应考,考试作弊将带来严重后果!华南理工大学期末考试《数字电子技术》试卷A注意事项:1.考前请将密封线内填写清楚;2.所有答案请直接答在试卷上(或答题纸上);3.考试形式:闭卷;4.本试卷共四大题,满分100分,考试时间120分钟。题号一二三四总分得分评卷人一.单项选择题:(在每小题的备选答案中选出一个正确的答案,并将正确答案的字母填入下表中对应的格子里。每小题2分,共20分。)题号12345678910答案1.十进制数128的8421BCD码是()。A.10000000B.000100101000C.100000000D.1001010002.已知函数F的卡诺图如图1-1,试求其最简与或表达式3.已知函数的反演式为,其原函数为()。A.B.C.D.4.对于TTL数字集成电路来说,下列说法那个是错误的:(A)电源电压极性不得接反,其额定值为5V;(B)不使用的输入端接1;(C)输入端可串接电阻,但电阻值不应太大;(D)OC门输出端可以并接。5.欲将正弦信号转换成与之频率相同的脉冲信号,应用A.T,触发器B.施密特触发器C.A/D转换器D.移位寄存器6.下列A/D转换器中转换速度最快的是()。A.并联比较型B.双积分型C.计数型D.逐次渐近型7.一个含有32768个存储单元的ROM,有8个数据输出端,其地址输入端有()个。A.10B.11C.12D.88.如图1-2,在TTL门组成的电路中,与非门的输入电流为IiL≤–1mA‚IiH≤20μA。G1输出低电平时输出电流的最大值为IOL(max)=10mA,输出高电平时最大输出电流为IOH(max)=–0.4mA。门G1的扇出系数是()。A.1B.4C.5D.109.十数制数2006.375转换为二进制数是:A.11111010110.011B.1101011111.11C.11111010110.11D.1101011111.01110.TTL或非门多余输入端的处理是:A.悬空B.接高电平C.接低电平D.接”1”二.填空题(每小题2分,共20分)1.CMOS传输门的静态功耗非常小,当输入信号的频率增加时,其功耗将______________。2.写出四种逻辑函数的表示方法:_______________________________________________________________;3.逻辑电路中,高电平用1表示,低电平用0表示,则称为___逻辑;4.把JK触发器改成T触发器的方法是_____________。5.组合逻辑电路是指电路的输出仅由当前的_____________决定。6.5个地址输入端译码器,其译码输出信号最多应有_____________个。7.输入信号的同时跳变引起输出端产生尖峰脉冲的现象叫做_____________。8.一片ROM有10根地址线,8根数据输出线,ROM共有________个存储单元。9.N个触发器组成的计数器最多可以组成_____________进制的计数器。8.基本RS触发器的约束条件是_____________。三.电路分析题(36分)VI1.图3-1(a)所示电路,移位寄存器原来的数据是,数据从Di顺序输入到移位寄存器,试问:(1)在图3-1(b)所示输入波形作用下,在T1到T2期间,输出端X、Y的波形?(2)该电路的逻辑功能?(12分)2.图3-2为两个时钟发生器,图中R1=510Ω,R2=10KΩ,C=0.1uF。(12分)(1)写出JK触发器的状态方程及输出V1、V2的表达式;(2)画出555定时器的输出VO以及V1、V2的波形;(3)计算V1的周期和脉冲宽度Tw.555定时器功能表4脚6脚2脚3脚7脚0××0导通12/3VCC1/3VCC0导通12/3VCC1/3VCC不变不变12/3VCC1/3VCC1截止12/3VCC1/3VCC1截止3.双积分A/D转换器如图3-3所示,试回答以下问题:(12分)(1)若被测电压Vi的最大值为2V,要求分辩率小于0.1mV,问二进制计数器是多少位的?(2)若时钟脉冲频率为200kHz,则对Vi进行采样的时间T1为多长?(3)若时钟脉冲频率为200kHz,,已知,输出电压Vo的最大值为5V,积分时间常数是多少?四.电路设计题(24分)1)试用一片双4选1的数据选择器74LS153和必要的门电路,设计下面逻辑函数,并在器件图上画出相应的电路图。(10分)双4选1的数据选择器74LS153器件的器件图和功能表输入输出()()0(0)00()0(0)01()0(0)10()0(0)11()1(1)XX0(0)2.试用JK触发器和门电路设计一个十三进制的计数器,并检查设计的电路能否自启动。(14分)数字电子技术试卷(2007.1)A(答案)一.单项选择题:(在每小题的备选答案中选出一个正确的答案,并将正确答案的字母填入下表中对应的格子里。每小题2分,共20分。)题号12345678910答案BCBBBACDAC二.填空题(每小题2分,共20分)1.CMOS传输门的静态功耗非常小,当输入信号的频率增加时,其功耗将增大。2.逻辑函数的四种表示方法是真值表、逻辑电路图、逻辑函数式、卡诺图。3.逻辑电路中,高电平用1表示,低电平用0表示,则称为正逻辑;4.把JK触发器改成T触发器的方法是J=K=T。5.组合逻辑电路是指电路的输出仅由当前的输入决定。6.5变量输入译码器,其译码输出信号最多应有32个。7.输入信号的同时跳变引起输出端产生尖峰脉冲的现象叫做竞争-冒险现象。8.一片ROM有10根地址线,8根数据输出线,ROM共有8192个存储单元。9.N个触发器组成的计数器最多可以组成2n进制的计数器。8.基本RS触发器的约束条件是RS=0。三.电路分析题(36分)VI1.图3-1(a)所示电路,移位寄存器原来的数据是,数据从Di顺序输入到移位寄存器,试问:在图3-1(b)所示输入波形作用下,在T1到T2期间,输出端X、Y的波形?(12分)(1)2.图3-2为两个时钟发生器,图中R1=510Ω,R2=10KΩ,C=0.1uF。(12分)(1)写出触发器的状态方程及输出V1、V2的方程;(2)画出555定时器的输出VO以及V1、V2的波形;(3)计算V1的周期和脉冲宽度Tw.(1),(2)(3)3.双积分A/D转换器如图3-3所示,试回答以下问题:(12分)(1)若被测电压Vi的最大值为2V,要求可分辩的电压小于0.1mV,问二进制计数器是多少位的?(2)若时钟脉冲频率为200kHz,则对Vi进行采样的时间T1为多长?(3)若时钟脉冲频率为200kHz,,已知,输出电压Vo的最大值为5V,积分时间常数是多少?(1),所以(2)(3),所以四.电路设计题(24分)1)试用一片双4选1的数据选择器74LS153和必要的门电路,设计下面逻辑函数,并在器件图上画出相应的电路图。(10分)双4选1的数据选择器74LS153器件的器件图和功能表输入输出()()0(0)00()0(0)01()0(0)10()0(0)11()1(1)XX0(0)令.则2.试用JK触发器和门电路设计一个十三进制的计数器,并检查设计的电路能否自启动。(14分)解:根据题意,得状态转换图如下:所以:能自启动。因为:评分标准2007.1(本科)一.单项选择题:每小题2分,共20分。二.填空题:每小题2分,共20分。三.电路分析题1.共12分,其中①写出触发器的激励方程或输出X、Y的逻辑式3分②画对Q2Q1Q0的波形3分③画对两个触发器的输入端D的波形3分④画对输出X、Y的波形3分⑤四设计题1.共10分,其中①写出Y的最小项之和的标准形式3分②把4选一的选择器扩展成8选一的选择器2分③正确确定A3A2A1以及D0D1D2D3D4D5D6D73分④画出逻辑图2分2.共14分,其中①状态转换图3分②卡诺图化简,得状态方程3分③求激励方程3分④画出逻辑图3分⑤自启动分析2分
本文标题:华南理工大学数字电子技术试卷(含答案)
链接地址:https://www.777doc.com/doc-2643753 .html