您好,欢迎访问三七文档
当前位置:首页 > IT计算机/网络 > 其它相关文档 > 0817计算机组成原理(专)
《计算机组成原理》(计算机网络技术专科)客观题部分一、选择题。01-05CDAAD06-10DABBB11-15BAABC16-20ADCDA二、判断题。21-25BAAAB26-30BAAAB主观题部分一、简答题。1、同步控制方式:又称为固定时序控制方式或无应答控制方式。任何指令的执行或指令中每个微操作的执行都受事先安排好的时序信号的控制。•特点:每个周期状态中产生统一数目的节拍电位及时标工作脉冲。以最复杂指令的实现需要为基准。•优点:设计简单,操作控制容易实现。缺点:效率低。异步控制方式:可变时序控制方式或应答控制方式。执行一条指令需要多少节拍,不作统一的规定,而是根据每条指令的具体情况而定,需要多少,控制器就产生多少时标信号。•特点:每一条指令执行完毕后都必须向控制时序部件发回一个回答信号,控制器收到回答信号后,才开始下一条指令的执行。•优点:指令的运行效率高;缺点:控制线路比较复杂。2、并行性两方面含义:同时性和并发性。同时性是指两个或两个以上事件在同一时刻发生;并发性是指两个或两个以上事件在同一时间间隔内发生。并行性主要表现为时间重叠、资源重叠、资源重叠+时间重叠和资源共享。3、I/O(设备)与主机交换信息的组织控制方式有:(1)程序查询方式。(2)程序中断方式。(3)DMA方式。(4)通道方式。(5)I/O处理机方式。4、CPU响应中断的条件:对于CPU内部中断源的请求,可直接转入中断周期,由内部硬件自动执行预定的操作。对于CPU外部中断源的请求,通常必须满足以下条件才能响应:(1)置位了中断请求触发器。每个中断源对应有一个中断请求触发器,通过它发出并保持中断请求信号,直至CPU响应后才被清除。(2)中断屏蔽触发器处于非屏蔽状态。在有多中断源的实际系统中,为了增加控制的灵活性,常在每个中断源的接口中设置一个中断屏蔽触发器,只有当此触发器处于非屏蔽状态时,中断请求才能被送至CPU,否则将被屏蔽掉。(3)CPU内部是中断开放的。在CPU内部有一个中断允许触发器(IF),只有当它为“1”(即中断开放)时,CPU才能响应外部中断;否则中断被关闭,即使INTR上有中断请求,CPU也不响应。中断允许触发器的状态通常由STI和CLI指令来改变(置“1”或清“0”)。当CPU复位时,中断允许触发器被清“0”,即关中断,所以必须用STI指令才能开中断;每当中断响应后,CPU又会自动关中断,所以必须在中断服务程序中用STI指令来开中断,以便执行中断服务程序时能响应更高优先级的中断请求,中断服务程序结束后能响应新的中断请求。(4)没有更高优先级别的中断请求正在被响应或正发出、正挂起。在多中断源的中断系统中,同一时刻只能响应一个中断请求,当有较高优先级的中断请求存在或被响应时,较低优先级的中断请求不能被响应。(5)CPU在现行指令结束后,即运行到最后一个机器周期的最后一个T状态时,才能采样INTR线而响应可能提出了的外中断请求。二、计算题。(1)(2)三、应用题。1、(1)虚存容量为1GB,虚拟地址30位(2)主存容量为4MB,物理地址22位(3)页表长度,即页面数=1GB/4KB=218=256K2、(1)X=00,D=20H,有效地址EA=20H(2)X=10,D=44H,有效地址EA=1122H+44H=1166H(3)X=01,D=21H,有效地址EA=0037H+21H=0058H(4)有效地址=PC+D=1234H+23H=1257H3、(1)6×2=12(面),共有12个存储面可用(2)有效存储区域=16.5-11=5.5(cm)因为道密度=40道/cm,所以共有40×5.5=220道,即220个圆柱面。(3)内层磁道周长为2πR=2×3.14×11=69.08(cm),每道信息量=400位/cm×69.08cm=27632位=3454B,每面信息量=3454B×220=759880B,盘组总容量=759880B×l0=7598800B=7.25MB(4)磁盘数据传输率Dr=r×N,N为每条磁道容量,N=3454B,r为磁盘转速,r=2400转/60秒=40转/秒,Dr=r×N=40×3454B=13816B/s(5)记录在同一圆柱面上。因为这样安排存取速度快。(6)直接寻址的最小单位是扇区。[分配磁盘空间是以簇为单位]磁盘地址为:驱动器号、圆柱面号、盘面号、扇区号
本文标题:0817计算机组成原理(专)
链接地址:https://www.777doc.com/doc-3052875 .html