您好,欢迎访问三七文档
电气工程及其自动化专业《微机原理及应用》试题一、填空题(每空1分)1.微型计算机系统的主要性能指标有:字长、存储容量、指令系统、运算速度、系统配置。2.微型计算机系统硬件包括:运算器、控制器、存储器、输入设备、输出设备等部件,这些部件通过数据总线、地址总线、控制总线相连接。3.8086的标志寄存器中控制标志有:IF、DF、TF。4.8086的标志寄存器中状态标志有:CF、AF、ZF、PF、SF、OF。5.随机存储器RAM可分为双极型和MOS型两大类。6.只读存储器ROM可分为:ROM、PROM、EPROM、EEPROM。7.8255A是可编程并行输入/输出接口,它有3个8位端口,3种工作方式。8.8253是可编程定时器/计数器,它有3个计数通道,6种工作方式。9.串行通信中的数据传送模式有:单工,半双工,全双工。10.串行通信中最基本的通信方式:异步通信,同步通信。11.ADC0809有8个模拟量输入信号,可用3位地址信号控制,有8位数据输出。12.DAC0832是可编程数/模转换器,有8位数字量输入信号,2个模拟量输出信号,可设置3种工作方式。13.8259A是可编程中断控制器,它有4个初始化命令字,3个操作命令字。14.汇编语言指令语句格式:[标号:]操作码助记符[操作数1][,操作数2][;注释]15.CPU和输入/输出设备之间传送的信息有数据信息、状态信息、控制信息。16.串行通信中信号传输时的调制解调方式有:调频、调幅、调相。17.DAC0832可工作在直通、单缓冲、双缓冲三种方式。18.地址译码的方式有线译码、部分译码、全译码三种。19.RS-232C串行通信接口TXD和RXD信号的电气性能中“1”=-3~-25V;“0”=+3~+25V。20.8237是可编程DMA控制器,它有4个独立的DMA通道。21.8253每个计数器有2种计数方式,计数范围分别为:BCD0~9999;二进制0~FFFFH。22.TTL电平经1488转换为RS-232C电平,RS-232C电平经1489转换为TTL电平。23.8086处理器的基本数据类型是字节、字、双字。24.8086指令的操作数寻址方式有:立即数、寄存器、存储单元、I/O端口。25.常见A/D转换器的类型有:并行比较型、双积分型、逐次比较型。26.一个计算机系统所具有的物理地址空间的大小是由地址总线的宽度决定的,8086系统的物理空间的地址为1M。27.8086EU的主要部件有算术逻辑单元寄存器组,主要完成编码和运算工作。28.堆栈段的基值存入SS寄存器,数据段的基值存入DS寄存器,代码段的基值存于CS寄存器,扩展段的基值存入ES寄存器。29.8086CPU引脚中,用来控制8086工作方式的引脚为MN/MX。30.8086CPU引脚中BP默认的段寄存器是(SS),BX默认的段存器是(DS)。30.8086CPU引脚中BP默认的段寄存器是(SS),BX默认的段存器是(DS)。31.8086CPU所访问的存储器为奇区和偶区,各区的数据总线分别对应CPU数据在线的高八位和低八位。32.设双字数据1A3B5C8DH存于首地址为30000H的数据区中,则该数据的字节从该处起按__地址递增___的顺序存放,顺序依次为__30000H=1A__,__30001H=3B__,__30002H=5C__,__30003H=8D__。33.执行CLD指令后,串操作地址采用按__地址递增__方向修改。34.在半导体存储器中,RAM指的是随机(易失性)存储器,他可读可写,但断电后信息一般会丢失;而ROM指的是只读(非易失性)存储器,断电后信息可保留。35.存储结构为8K*8位的EPROM芯片2764,共有8个个数据引脚,13个个地址引脚。用他组成64KB的ROM存储区共需8片芯片。36.在8086CPU系统中,假设地址总线A15~A19输出01001时译码电路产生一个有效的片选信号。这个片选信号将占有主存从48000H到4FFFFH的物理地址范围,共有容量32KB。37.单片8259A可管理8级可屏蔽中断,6片级联最多可管理43级。38.8086CPU的中断系统中共有256个中断类型码,与中断类型码12对应的向量地址为48,系统将在内存地址的00000H~003FFH处,设置全部中断类型的中断向量。39.单片8237A有4个DMA通道,5片8237A构成的二级DMA系统,可提供16个DMA通道。40.中断处理的基本过程包括_中断请求_、_中断判优_、_中断响应_、_中断处理_和_中断返回_。二、选择题(单选、多选)1.计算机中信息存储的最小单位(A)。(A)位(B)字节(C)字(D)存储单元2.存储器中存储信息的最小单位(B)(A)位(B)字节(C)字(D)存储单元3.微处理器中处理信息的最小单位(C)(A)位(B)字节(C)字(D)存储单元4.微处理器由(D)组成。(A)运算器和存储器(B)运算器和接口电路(C)控制器和存储器(D)运算器和控制器5.指令MOVAX,[SI]的寻址方式是(D)(A)立即寻址(B)直接寻址(C)寄存器寻址(D)寄存器间接寻址6.(A)是总线控制器芯片。(A)8288(B)8253(C)8282(D)82517.(CD)是地址锁存器芯片。(A)74LS245(B)74LS244(C)74LS373(D)82828.(BC)是总线驱动器芯片。(A)74LS373(B)74LS245(C)8286(D)82599.(AD)是随机存储器RAM芯片。(A)2164(B)8284(C)28128(D)626410.(AC)是只读存储器EPROM芯片。(A)27256(B)8284(C)2732(D)626411.(BD)是只读存储器EEPROM芯片。(A)8284(B)28256(C)2732(D)286412.12.8253(C)的输出是方波速率发生器。(A)工作方式1(B)工作方式2(C)工作方式3(D)工作方式413.DAC0832的输出信号是(B)(A)电压信号(B)电流信号(C)数字信号(D)开关信号14.14.8086微处理器的寄存器中(A)是专用的堆栈指针寄存器。(A)SP(B)BP(C)SI(D)DI15.15.8086微处理器的寄存器中(C)是专用的源变址指针寄存器。(A)SP(B)BP(C)SI(D)DI16.16.8086微处理器的寄存器中(D)是专用的目的变址指针寄存器。(A)SP(B)BP(C)SI(D)DI17.17.8086微处理器的寄存器中(A)是通用的累加器。(A)AX(B)BX(C)CX(D)DX18.18.8086微处理器的寄存器中(B)是通用的数据指针。(A)AX(B)BX(C)CX(D)DX19.19.8086微处理器的寄存器中(C)是通用的计数器。(A)AX(B)BX(C)CX(D)DX20.20.8086微处理器的寄存器中(D)是通用的I/O指针。(A)AX(B)BX(C)CX(D)DX21.(AB)是地址译码器芯片。(A)74LS139(B)74LS138(C)74LS244(D)74LS27322.22.8086CPU从存储器中预取指令,它们采用的存取原则为(A)(A)先进先出(B)先进后出(C)随情况不同而不同(D)随机23.23.8086CPU中寄存器(D)通常用作数据寄存器,且隐含用法作为I/O指令间接寻址时的端口地址寄存器。(A)AX(B)BX(C)CX(D)DX24.由8086CPU组成PC机的数据线是(D)(A)8根单向线(B)16根单向线(C)8根双向线(D)16根双向线25.25.8086CPU的一个典型总线周期需要(A)个状态。(A)4(B)3(C)2(D)126.指令队列的作用是(C)。(A)暂存操作数(B)暂存操作地址(C)暂存指令(D)暂存指令地址27.如果8086工作于最大模式,系统的控制总线信号来自(B)(A)8284(B)8288(C)8087(D)828628.28.在8086/8088系统中,内存采用分段结构,段与段之间是(D)(A)分开的(B)连续的(C)重叠的(D)都可以29.29.8086CPU中,当M/IO=1,RD=0,WR=1时CPU执行的操作是(A)(A)存储器读(B)I/O读(C)存储器写(D)I/O写30.30.8086CPU存储器可寻址1MB的空间,对I/O进行读写操作时,20位地址中只有(B)有效(A)高16位(B)低16位(C)高8位(D)低8位31.在8086CPU从总线上撤消地址,使总线的低16位置成高阻态,其最高4位用来输出总线周期的(C)(A)数据信息(B)控制信息(C)状态信息(D)地址信息32.CPU中,运算器的主要功能是(C)(A)算术运算(B)逻辑运算(C)算术运算和逻辑运算(D)函数运算33.33.8086/8088CPU在复位后,程序重新开始执行的逻辑地址是(B)(A)0000:00000H(B)FFFF:0000H(C)FFFF:FFF0(D)0000:FFFF34.具有指令流水线功能的CPU其特点是(A)(A)提高CPU运行速度(B)提高存储器的存取速度(C)提高I/O处理速度(D)提高DMA的传递速度35.如果80386/80486系统工作于保护虚地址方式,它的段最大长度可达(A)(A)4GB(B)1MB(C)64KB(D)32KB36.在程序控制传送方式中,哪种方式可以提高系统的工作效率(B)。(A)查询传送(B)中断传送(C)前二项均可(D)DMA方式37.采用DMA传送数据时,数据传送过程是由(D)控制的。(A)软件(B)CPU(C)CPU+软件(D)硬件控制器38.38.8086微处理器可寻址访问的最大I/O空间为(B)。(A)1KB(B)64KB(C)640KB(D)1MB39.传送数据时,占用CPU时间最长的传送方式是(A)。(A)查询(B)中断(C)DMA(D)无条件传送40.采用查询传送方式时,必须要有(C)(A)中断逻辑(B)请求信号(C)状态端口(D)类型号41.当要求74LS138的Y3有效,这时A、B、C的3输入端分别为(C)42.A=1,B=1,C=1(B)A=1,B=0,C=1(C)A=1,B=1,C=0(D)A=0,B=1,C=143.下面(B)是正确的。(A)端口中有1个或多个接口(B)接口中有1个或多个端口(C)端口内含有很多寄存器(D)一个端口可有多个地址44.下列指令中,不含有非法操作数寻址的指令是(D)(A)ADC[BX],[30](B)ADD[SI+DI],AX(C)SBBAX,CI(D)SUB[3000H],DX45.以下指令中与SUBAX,AX作用相同的是(C)(A)ORAX,AX(B)ANDAX,AX(C)XORAX,AX(D)PUSHAX46.45.下列指令中,非法指令是(B)(A)OUT[BX],AL(B)ADD[BX+DI],AX(C)SBBAX,[BX](D)SUB[3000H],AX47.46.将十进制数25以压缩BCD码格式送AL,正确的传送指令是(A)(A)MOVAX,0025H(B)MOVAX,0025(C)MOVAX,0205H(D)MOVAX,020548.47.如果有多个中断申请同时发生,系统将根据中断优先级的高低先响应优先级最高的中断请求。若要调整中断源申请的响应次序,可以利用(B)(A)中断响应(B)中断屏蔽(C)中断向量(D)中断嵌套49.48.8086CPU响应可屏蔽中断时,CPU(B)(A)执行一个中断响应周期(B)执行两个连续的中断响应周期(C)执行两个中断响应周期,中间2~3个空闲状态(D)不执行中断响应周期三、判断题1.【√】汇编语言的语句与机器指令是一一对应关系。2.【×】汇编语言的指示性语句与机器指令是一一对应关系。3.【×】8086物理地址=段基址×10+偏移地址。4.【√】段基址×16+偏移地址。5.【×】某种存储器芯片容量为16KB*8/片,它需要的片内寻址地址线根数是13根。6.【√】某种存储器芯片容量为16KB*8/片,它需要的片
本文标题:微机原理2
链接地址:https://www.777doc.com/doc-3300092 .html