您好,欢迎访问三七文档
当前位置:首页 > 电子/通信 > 电子设计/PCB > Intel G35 系列主板pcb层叠结构与阻抗控制
IntelG3x系列主板pcb层叠结构与阻抗控制一、参考层叠1.层叠图示阻焊绿油0.3mil厚度1.9mil为电镀之后的厚度1x1080Pre-Preg1x1080Pre-Preg1.9mil为电镀之后的厚度阻焊绿油0.3mil厚度2.Pcb板厚度要求60mil±5mil二、阻抗控制要求(红色部分为关键控制)阻抗分类W/S1(mils/mils)控制阻抗(Ω)允许误差参考层叠计算阻抗(Ω)单端阻抗450±15%50.924.5(不控制)48.415(不控制)46.145.5(不控制)44.066(不控制)42.186.540±15%40.467(不控制)38.897.537±15%37.438(不控制)36.098.5(不控制)34.849(不控制)33.689.532±15%32.5910(不控制)31.58差分对阻抗4/590±20%89.084/6(不控制)91.604/895±20%94.874/1095±20%96.824.5/7.590±20%89.616.5/572±20%71.72三、控制阻抗线在pcb上的位置图示1.HOSTClock和PCIEClock时钟差分对阻抗要求RegionA:W/S1/S2=4mil/10mil/15~18mil预控制阻抗的线位置图示阻抗控制要求阻抗分类W/S1(mils/mils)控制阻抗(Ω)允许误差参考层叠仿真阻抗(Ω)单端阻抗450±15%50.92差分对阻抗4/1095±20%96.822.DDR时钟差分对阻抗要求RegionA:W/S1/S2=6.5mil/5mil/18milRegionB:W/S1/S2=4mil/5mil/5mil预控制阻抗的线位置图示阻抗控制要求阻抗分类W/S1(mils/mils)控制阻抗(Ω)允许误差参考层叠仿真阻抗(Ω)单端阻抗6.540±15%40.46单端阻抗450±15%50.92差分对阻抗6.5/575±20%71.72差分对阻抗4/590±20%89.083.DDRControl线阻抗要求RegionA:W=7.5mil预控制阻抗的线位置图示阻抗控制要求阻抗分类W/S1(mils/mils)控制阻抗(Ω)允许误差参考层叠仿真阻抗(Ω)单端阻抗7.537±15%37.43差分对阻抗4.DDRCommand线阻抗要求RegionA:W=9.5mil预控制阻抗的线位置图示阻抗控制要求阻抗分类W/S1(mils/mils)控制阻抗(Ω)允许误差参考层叠仿真阻抗(Ω)单端阻抗9.532±15%32.59差分对阻抗5.PCIEx16_TXRX差分对阻抗要求RegionA:W/S1/S2=4.5mil/7.5mil/15mil~18milRegionB:预控制阻抗的线位置图示TopBottom阻抗控制要求阻抗分类W/S1(mils/mils)控制阻抗(Ω)允许误差参考层叠仿真阻抗(Ω)单端阻抗4.5(不控制)±15%48.41差分对阻抗4.5/7.590±20%89.616.PCIE_DMI差分对阻抗要求RegionA:W/S1/S2=4.5mil/7.5mil/15mil~18milRegionB:预控制阻抗的线位置图示TopBottom阻抗控制要求阻抗分类W/S1(mils/mils)控制阻抗(Ω)允许误差参考层叠仿真阻抗(Ω)单端阻抗4.5(不控制)±15%48.41差分对阻抗4.5/7.590±20%89.617.USB差分对阻抗要求RegionA:W/S1/S2=4.5mil/7.5mil/15mil预控制阻抗的线位置图示阻抗控制要求阻抗分类W/S1(mils/mils)控制阻抗(Ω)允许误差参考层叠仿真阻抗(Ω)单端阻抗4.5(不控制)±15%40.46差分对阻抗4.5/7.590±20%89.618.ICH7_PCIEx1和IDE扩展差分对阻抗要求RegionA:W/S1/S2=4.5mil/7.5mil/15~18mil预控制阻抗的线位置图示阻抗控制要求阻抗分类W/S1(mils/mils)控制阻抗(Ω)允许误差参考层叠仿真阻抗(Ω)单端阻抗4.5(不控制)±15%40.46差分对阻抗4.5/7.590±20%89.619.SATA_TXRX差分对阻抗要求RegionA:W/S1/S2=4.5mil/7.5mil/15mil预控制阻抗的线位置图示阻抗控制要求阻抗分类W/S1(mils/mils)控制阻抗(Ω)允许误差参考层叠仿真阻抗(Ω)单端阻抗4.5(不控制)±15%40.46差分对阻抗4.5/7.590±20%89.6110.VGA信号线阻抗要求RegionA:W=4milRegionB:W=7.5mil预控制阻抗的线位置图示阻抗控制要求阻抗分类W/S1(mils/mils)控制阻抗(Ω)允许误差参考层叠仿真阻抗(Ω)单端阻抗450±15%50.92单端阻抗7.537±15%37.4311.网卡MDI差分对阻抗要求RegionA:W=4mil/8mil/15mil预控制阻抗的线位置图示阻抗控制要求阻抗分类W/S1(mils/mils)控制阻抗(Ω)允许误差参考层叠仿真阻抗(Ω)单端阻抗450±15%50.92差分阻抗4/895±20%94.8712.4XSignalGroup-DATAStrobe差分对阻抗要求RegionA:W=6mil/8mil/15~20mil预控制阻抗的线位置图示TopBottom阻抗控制要求阻抗分类W/S1(mils/mils)控制阻抗(Ω)允许误差参考层叠仿真阻抗(Ω)单端阻抗450±15%50.92单端阻抗642±15%42.18差分阻抗6/8不控制±20%78.8113.4XSignalGroup单端阻抗要求RegionA:W=6mil预控制阻抗的线位置图示阻抗控制要求阻抗分类W/S1(mils/mils)控制阻抗(Ω)允许误差参考层叠仿真阻抗(Ω)单端阻抗450±15%50.92单端阻抗642±15%42.1814.2XSignalGroup单端阻抗要求RegionA:W=4mil预控制阻抗的线位置图示阻抗控制要求阻抗分类W/S1(mils/mils)控制阻抗(Ω)允许误差参考层叠仿真阻抗(Ω)单端阻抗450±15%50.9215.1XSignalGroup单端阻抗要求RegionA:W=4mil预控制阻抗的线位置图示阻抗控制要求阻抗分类W/S1(mils/mils)控制阻抗(Ω)允许误差参考层叠仿真阻抗(Ω)单端阻抗450±15%50.9216.PCICLK:14M、25M、33M、48M等时钟信号单端阻抗要求RegionA:W=4mil预控制阻抗的线位置图示阻抗控制要求阻抗分类W/S1(mils/mils)控制阻抗(Ω)允许误差参考层叠仿真阻抗(Ω)单端阻抗450±15%50.92
本文标题:Intel G35 系列主板pcb层叠结构与阻抗控制
链接地址:https://www.777doc.com/doc-3334296 .html