您好,欢迎访问三七文档
1、NMOS非门、CMOS非门2、CMOS与非门3、CMOS传输门(模拟开关)4、CMOS门电路的特点5、CMOS集成门电路的使用注意事项6、TTL电路与CMOS电路之间的驱动7、集成门电路驱动不同的负载8、与非门构成与门、或门、非门五、用或非门构成与门、或门和非门用或非门构成与门用或非门构成或门用或非门构成非门逻辑门电路一章小结•1、二极管与门和或门•2、二极管门电路的特点☆•3、三极管的开关特性(开关状态、开关时间、可靠工作)•4、三极管非门及其工作速度的提高☆•5、TTL与非门的工作原理•6、TTL门电路的主要参数•7、门电路的线与、总线制联接☆•8、一般门电路直接线与的后果☆•9、TTL三态门和OC门•10、TTL集成门电路的使用注意事项☆•11、CMOS非门•12、CMOS门电路的特点及使用注意事项☆•13、TTL门电路和CMOS门电路的互相驱动•14、集成门电路驱动负载•15、用与非门、或非门实现其它逻辑功能☆1.由给定的逻辑图写出逻辑关系表达式。分析步骤:2.用逻辑代数或卡诺图对逻辑表达式进行化简。3.列出输入输出状态表并得出结论。电路结构输入输出之间的逻辑关系4-1组合逻辑电路的分析和综合4-1-1组合逻辑电路的分析例:分析下图的逻辑功能&&&&ABFBAABABBABBAABAFBBAABABBAABA)()(BABAABF000011101110真值表相同为“0”不同为“1”异或门=1BAF例:分析下图的逻辑功能&&&ABFABABBABABABABAFBABABABAABF001010100111真值表相同为“1”不同为“0”同或门=1BAF任务要求最简单的逻辑电路1.指定实际问题的逻辑含义,列出真值表,进而写出逻辑表达式。2.用逻辑代数或卡诺图对逻辑表达式进行化简。3.列出输入输出状态表并画出逻辑电路图。设计步骤:4-1-2组合逻辑电路的综合例:设计三人表决电路(A、B、C)。每人一个按键,如果同意则按下,不同意则不按。结果用指示灯表示,多数同意时指示灯亮,否则不亮。1.首先指明逻辑符号取“0”、“1”的含义。三个按键A、B、C按下时为“1”,不按时为“0”。输出量为F,多数赞成时是“1”,否则是“0”。2.根据题意列出逻辑状态表。ABCF00000010010001111000101111011111逻辑状态表3.列逻辑表达式并化简CABCABF4.根据逻辑表达式画出逻辑图。CABCABF&1&&ABBCFCABCABCABCAB&&&&ABCFCABCABF若用与非门实现例:交叉路口的交通管制灯有三个,分红、黄、绿三色。正常工作时,应该只有一盏灯亮,其它情况均属电路故障。试设计故障报警电路。解:设定灯亮用1表示,灯灭用0表示;报警状态用1表示,正常工作用0表示。红、黄、绿三灯分别用R、Y、G表示,电路输出用Z表示。列出真值表。例题真值表RYGZ0001001001000111100010111101111110100111RYG0100111001报警电路卡诺图可得到电路的逻辑表达式为若限定用与非门实现,则据此表达式作出的电路如图示。RGYGRYGYRZRGYGRYGYRZ&&&&&RYRGYGRYG4-2加法器11011001+举例:A=1101,B=1001,计算A+B011010011加法运算的基本规则:(1)逢二进一。(2)最低位是两个数最低位的相加,不需考虑进位。(3)其余各位都是三个数相加,包括加数、被加数和低位来的进位。(4)任何位相加都产生两个结果:本位和、向高位的进位。(1)半加器半加运算不考虑从低位来的进位A---加数;B---被加数;S---本位和;C---进位。ABCS0000010110011110真值表ABCS0000010110011110真值表BABABASABC逻辑图逻辑符号=1&ABSCABSC∑CO(2)全加器an---加数;bn---被加数;cn-1---低位的进位;sn---本位和;cn---进位。相加过程中,既考虑加数、被加数又考虑低位的进位。anbncn-1sncn000000011001010011011001010101110011111111nnnnnncbabacbabasnnnnn)()(nnnnnnnbacbabacn1)(nnnnnnnbacbabacn1)(nnbabasnnnnbannbabasnn11nncscssnnnnnbascc1半加和:所以:1nnnnnn)cbaba(c)bab(asnn1nnn逻辑图半加器半加器1anbnCn-1sncnScn-1∑COABiii-1CCiSiCI逻辑符号如图所示也是全加器的逻辑图、符号、全加器和半加器的关系多位数加法器4位串行进位加法器iBCi-1iASiiCBC-10A00S∑Bii-1CAiiSiC101ACB1S∑Bii-1CAiiSiC212ACB2S∑Bii-1CAiiSiC323ACB3S∑C3下图为4位超前进位加法器的逻辑图进位的产生不需等各位和的产生,直接由加数和被加数产生4-3编码器所谓编码就是赋予选定的一系列二进制代码以固定的含义。n个二进制代码(n位二进制数)有2n种不同的组合,可以表示2n个信号。4-3-1二进制编码器将一系列信号状态编制成二进制代码。例:用与非门组成三位二进制编码器---八线-三线编码器设八个输入端为I0I7,八种状态,与之对应的输出设为F1、F2、F3,共三位二进制数。设计编码器的过程与设计一般的组合逻辑电路相同,首先要列出状态表,然后写出逻辑表达式并进行化简,最后画出逻辑图。I0I1I2I3I4I5I6I7F3F2F10111111100010111111001110111110101110111101111110111100111110111011111110111011111110111真值表75311IIIIF7531IIII67322IIIIF47653IIIIFI0I1I2I3I4I5I6I7&&&F3F2F18-3编码器逻辑图本次课内容•1、组合逻辑电路的分析步骤和设计步骤•2、加法器•3、编码器作业:P.157.4.44.8
本文标题:cmos与非门
链接地址:https://www.777doc.com/doc-3369824 .html