您好,欢迎访问三七文档
当前位置:首页 > 商业/管理/HR > 项目/工程管理 > QuartusII基本操作
QuartusII应用向导1基本设计流程图1选择编辑文件的语言类型,键入源程序并存盘1.1建立工作库文件夹和编辑设计文件1基本设计流程图2利用“NewPrejectWizard”创建工程cnt101.2创建工程1基本设计流程图5-3将所有相关的文件都加入进此工程1.2创建工程1基本设计流程图4选择目标器件EP2C5T144C81.2创建工程1基本设计流程图5将Max+plusII工程转换为QuartusII工程1.2创建工程1基本设计流程图6选择目标器件EP2C5T144C81.3编译前设置1基本设计流程图7选择配置器件的工作方式1.3编译前设置1基本设计流程图8选择配置器件和编程方式1.3编译前设置图9全程编译后出现报错信息1.4全程编译图10选择编辑矢量波形文件1.5时序仿真1基本设计流程图11波形编辑器1.5时序仿真1基本设计流程图12设置仿真时间长度1.5时序仿真1基本设计流程图13vwf激励波形文件存盘1.5时序仿真1基本设计流程图14向波形编辑器拖入信号节点1.5时序仿真图15设置时钟CLK的周期1.5时序仿真1基本设计流程图16选择总线数据格式1.5时序仿真1基本设计流程图17设置好的激励波形图1.5时序仿真1基本设计流程图18选择仿真控制1.5时序仿真1基本设计流程图19仿真波形输出1.5时序仿真1基本设计流程图20选择全时域显示1.5时序仿真1基本设计流程图21cnt10工程的RTL电路图1.6应用RTL电路图观察器图22GW48实验系统模式5实验电路图2.1引脚锁定图23AssignmentEditor编辑器2.1引脚锁定2引脚设置和下载图24两种引脚锁定对话框2.1引脚锁定2引脚设置和下载图25选择编程下载文2.2配置文件下载2引脚设置和下载图26加入编程下载方式2.2配置文件下载2引脚设置和下载图27双击选中的编程方式名2.2配置文件下载2引脚设置和下载图28ByteBlasterII编程下载窗2.2配置文件下载2引脚设置和下载图29ByteBlasterII接口AS模式编程窗口2.3AS模式编程配置器件2引脚设置和下载图30选择目标器件EP2C5T1442.4JTAG间接模式编程配置器件2引脚设置和下载图31选定SOF文件后,选择文件压缩2.4JTAG间接模式编程配置器件图32用JTAG模式对配置器件EPCS1进行间接编程2.4JTAG间接模式编程配置器件2引脚设置和下载图33安装USB驱动程序2.5USBBlaster编程配置器件使用方法图34设置JTAG硬件功能2.5USBBlaster编程配置器件使用方法2引脚设置和下载图35在In-SystemMemoryContentEditor中使用USBBlaster2.5USBBlaster编程配置器件使用方法2引脚设置和下载图36SignalTapII编辑窗1.打开SignalTapII编辑窗3嵌入式逻辑分析仪使用方法图37SignalTapII编辑窗2.调入待测信号3嵌入式逻辑分析仪使用方法3.SignalTapII参数设置图38设定SignalTapII与工程一同综合适配4.文件存盘3嵌入式逻辑分析仪使用方法图39下载cnt10.sof并准备启动SignalTapII5.编译下载3嵌入式逻辑分析仪使用方法6.启动SignalTapII进行采样与分析图40SignalTapII采样已被启动3嵌入式逻辑分析仪使用方法6.启动SignalTapII进行采样与分析图41SignalTapII数据窗设置后的信号波形3嵌入式逻辑分析仪使用方法7.SignalTapII的其他设置和控制方法4原理图输入设计方法4.1设计流程1.为本项工程设计建立文件夹假设本项设计的文件夹取名为adder,路径为:d:\adder。图42元件输入对话框4原理图输入设计方法2.输入设计项目和存盘图43将所需元件全部调入原理图编辑窗并连接好4原理图输入设计方法3.将设计项目设置成可调用的元件图44连接好的全加器原理图f_adder.bdf4原理图输入设计方法4.设计全加器顶层文件图45f_adder.bdf工程设置窗4原理图输入设计方法5.将设计项目设置成工程和时序仿真图46加入本工程所有文件4原理图输入设计方法5.将设计项目设置成工程和时序仿真图47全加器工程f_adder的仿真波形4原理图输入设计方法5.将设计项目设置成工程和时序仿真4原理图输入设计方法4.2应用宏模块的原理图设计1.计数器设计图48含有时钟使能的两位十进制计数器4原理图输入设计方法4.2应用宏模块的原理图设计1.计数器设计图49两位十进制计数器工作波形2.0μs4.0μs6.0μs8.0μs10.0μs2.频率计主结构电路设计图50两位十进制频率计顶层设计原理图文件4原理图输入设计方法4.2应用宏模块的原理图设计2.频率计主结构电路设计图51两位十进制频率计测频仿真波形3.时序控制电路设计图52测频时序控制电路4原理图输入设计方法4原理图输入设计方法4.2应用宏模块的原理图设计3.时序控制电路设计图53测频时序控制电路工作波形4.顶层电路设计图54频率计顶层电路原理图4原理图输入设计方法4.2应用宏模块的原理图设计4.顶层电路设计图55频率计工作时序波形
本文标题:QuartusII基本操作
链接地址:https://www.777doc.com/doc-3610525 .html