您好,欢迎访问三七文档
当前位置:首页 > 商业/管理/HR > 质量控制/管理 > 西北工业大学计算机组成原理考试试题(06~07)
计算机组成原理试题(06~07)10010502班独家出品1西北工业大学考试试题(卷)2006----2007学年第一学期学年第一学期学年第一学期学年第一学期计算机学院计算机学院计算机学院计算机学院计算机组成原理计算机组成原理计算机组成原理计算机组成原理64学时学时学时学时考试考试考试考试2小时小时小时小时闭卷闭卷闭卷闭卷一、选择题(每小题1分,共10分)1.下列不同进位计数制的数中,最大的数是。A(0.101)2B(0.62)10C(0.52)8D(0.75)162.在机器数中,零的表示是唯一的。A原码B补码C移码D反码3.某SRAM芯片容量为512×8位,除电源和地线外,该芯片引出线的最小数目应是。A23B25C50D194.某机字长32位,存储容量64MB,若按字编址,它的寻址范围是。A0-8M-1B0—2M-1C0—16M-1D0—2MB-15.主存的任一数据块均可映射到Cache的任一块位置,这种映射方式是。A直接映射B全相联映射C组相联映射6.在定点运算器中,无论采用双符号或单符号位,必须有,它一般用_________来实现。A译码电路,与非门B编码电路,或非门C溢出判断电路D移位电路,与或非门7.与微指令的执行周期对应的是。A指令周期B机器周期C节拍周期D时钟周期8.同步传输之所以比异步传输具有较高的传输频率是因为同步传输。A不需要应答信号B总线长度较短C用一个公共时钟信号进行同步D各部件存取时间较为接近9.为协调计算机系统各部件工作,需要一种器件来提供统一的时钟标准,这个器件是。A总线缓冲器B总线控制器C时钟发生器D操作命令产生器10.CPU响应中断时,进入“中断周期”,采用硬件方法保护并更新程序计数器PC内容,而不是由软件完成,主要是为了。A能进入中断处理程序并正确返回源程序B节省主存空间C提高处理机速度D易于编制中断处理程序二、填空题(每空1分,共20分)1.在I/O设备单独编址的方式中,输入输出操作使用_________指令实现,输入/输出设备和内存的访问将使用___________的控制总线。2.隐含寻址是指令格式中不明确给出_____________,而是隐含指定,通常将__________作为隐含地址。3.I/O指令的基本功能包括__________、______________和实现数据交换等三个方面。4.在微程序控制器中,一般采用较简单的_____________、__________二级时序体制。计算机组成原理试题(06~07)10010502班独家出品25.总路线定时是总路线系统的核心问题之一。为了同步主方、从方的操作,必须制订__________。通常采用_____________定时和______________定时两种方式。6.74181是采用先行进位方式的4位并行加法器,74182是实现_________进位的进位逻辑。若某计算机系统字长为64位,每四位构成一个小组,每四个小组构成一个大组,为实现小组内并行、大组内并行,大组间串行进位方式,共需要______片74181和______片74182。7.动态半导体存贮器的刷新一般有_______________、_______________和_____________三种方式。8.当0X-1时,使等式[X]补=[X]原成立的X值的十进制数是_______________。9.计算机中的信息流主要有_______________和_________________两种。三、简答题(每小题4分,共20分)。1.在计算机中,CPU是如何区别指令和数据的?2.冯·诺依曼计算机体系结构的基本思想是什么?3.中断控制方式与DMA方式有何区别?4.先行进位(超前进位)解决的问题和基本思想是什么?5.同步通信与异步通信的区别。四、计算应用题(共50分)1.(12分)已知X=-0.01111,Y=+0.11001,求[X]补,[-X]补,[12X]补,[14X]补,[Y]补,[-Y]补,[12Y]补,[14Y]补,X+Y=?,X-Y=?2.(15分)用64K×1位的DRAM芯片构成256K×8位的存贮器。要求(1)计算共需多少芯片?并画出该存储器组成的逻辑框图。(2)设存储器读/写周期均为0.5μs,CPU在1μs内至少要访存一次。试问采用哪种刷新方式较合理?两次刷新的最大时间间隔是多少?若对全部存储单元刷新一遍,所需刷新时间是多少?(注:该芯片由4个独立的128×128的矩阵构成,并可同时刷新。)计算机组成原理试题(06~07)10010502班独家出品33.(9分)指令格式如下所示,OP为操作码字段,试分析指令格式的特点。159876210操作码OP……源寄存器变址寄存器形式地址A4.(9分)CPU结构如图1所示,其中有一个累加器AC,一个状态条件寄存器,各部分之间的连线表示数据通路。箭头表示信息传送方向。(1)标明图中四个寄存器的名称。(2)简述指令从主存取到控制器的数据通路。(3)简述数据在运算器和主存之间进行存/取访问的数据通路。图15.(5分)写出十进制数5的单精度浮点数IEEEE754代码。
本文标题:西北工业大学计算机组成原理考试试题(06~07)
链接地址:https://www.777doc.com/doc-4225118 .html