您好,欢迎访问三七文档
当前位置:首页 > 电子/通信 > 综合/其它 > 7其他CMOS运算放大器(课件8)
1高性能CMOS运算放大器西安电子科技大学刘帘曦西安电子科技大学2高性能CMOS运算放大器一、套筒式共源共栅CMOS运放二、折叠共源共栅CMOS运放三、ChopperCMOS(斩波)运放西安电子科技大学3两级CMOS运算放大器的一些重要公式西安电子科技大学4一、套筒式共源共栅CMOS运放西安电子科技大学两级运放的性能存在不足:电源抑制比较差;单位增益带宽不够高。当运放的负载是容性的,CL太大时,密勒补偿可能失效,而引起运放工作不稳定。有两种方式可以提高单级运算放大器增益:(1)提高输入跨导;(2)提高输出阻抗。后者要比前者更具吸引。因为随着偏置电流的减小,输出电阻会按比例增加,而跨导则与偏置电流的平方根成正比。因此,一般增大rout要比增大gm更有效,一个增大阻抗的方法是在输出电路中增加共源共栅级。套筒式共源共栅运放结构由于共源共栅结构的增加,迅速提高了电路的输出阻抗,从而使电路具有较高的增益;5套筒式共源共栅CMOS运放工作原理西安电子科技大学M1和M3以及M2和M4组成共源共栅放大器。而M5、M6、M7和M8组成Cascode电流源负载,使差动电流在M4和M6的漏端汇合,形成单端输出电压Vout。与两级运方相比减少了一个主极点,而且由于运放的输出阻抗非常高,其补偿靠一个从输出端到地的电容就能实现,这就意味着大的负载电容CL同时也能给运放提供补偿从而使电路稳定。331557()()OmOOmOORgrrgrr开环输出阻抗1331557()()umOmmOOmOOAGRggrrgrr开环直流增益6套筒式共源共栅CMOS运放的极点与稳定性西安电子科技大学7套筒式共源共栅CMOS运放的特点西安电子科技大学8套筒式共源共栅CMOS运放的不足之处(1)西安电子科技大学9套筒式共源共栅CMOS运放的改进设计西安电子科技大学10二、折叠共源共栅CMOS运放西安电子科技大学11折叠共源共栅CMOS运放的工作原理西安电子科技大学12折叠共源共栅CMOS运放的小信号模型西安电子科技大学13折叠共源共栅CMOS运放的输出阻抗西安电子科技大学14折叠共源共栅CMOS运放的频率特性西安电子科技大学15折叠共源共栅CMOS运放设计举例(1)西安电子科技大学16折叠共源共栅CMOS运放设计举例(2)西安电子科技大学17折叠共源共栅CMOS运放设计举例(3)西安电子科技大学18折叠共源共栅CMOS运放设计举例(4)西安电子科技大学19三、Chopper(斩波)CMOS运放输入信号Vin先被调制到斩波频率上,然后被放大、解调并滤波后变回基波频率。由于失调电压只被调制一次,所以它始终出现在斩波频率和其奇次谐波频率上,这些频率分量用低通滤波器基本可以完全滤除。也可以从时域的角度分析,输入信号Vin被第一级斩波调制器周期性反相,经过放大,周期性反相的信号再次被周期性反相,还原出原来的信号,由于经过了低通滤波器滤波,直流失调电压实际上只经过了一次调制,因此调制后成为方波。一般取斩波调制频率高于转角噪声频率,这样斩波运放的基带噪声几乎与热噪声带宽相同,不会增加白噪声成分。因为斩波运放的输入信号并没有被采样,因此热噪声带宽不会被叠加到基带上。西安电子科技大学20Chopper(斩波)CMOS运放工作原理(1)西安电子科技大学21Chopper(斩波)CMOS运放工作原理(2)西安电子科技大学22Chopper(斩波)CMOS运放电路结构西安电子科技大学23Chopper(斩波)CMOS运放的等效电路t1时刻等效电路t2时刻等效电路t1+t2=Tchop
本文标题:7其他CMOS运算放大器(课件8)
链接地址:https://www.777doc.com/doc-4665656 .html