您好,欢迎访问三七文档
当前位置:首页 > 临时分类 > 实验五-时序逻辑电路实验报告_计数器
实验五时序逻辑电路实验一、实验目的1.掌握同步计数器设计方法与测试方法。2.掌握常用中规模集成计数器的逻辑功能和使用方法。二、实验设备1.直流稳压电源、信号源、示波器、万用表、面包板2.74LS190、74LS393、74LS043.1kΩ电阻、发光二极管三、实验原理1.计数器计数器不仅可用来计数,也可用于分频、定时和数字运算。在实际工程应用中,一般很少使用小规模的触发器组成计数器,而是直接选用中规模集成计数器。2.(1)四位二进制(十六进制)计数器74LS161(74LS163)74LSl61是同步置数、异步清零的4位二进制加法计数器,其功能表见表5.1。74LSl63是同步置数、同步清零的4位二进制加法计数器。除清零为同步外,其他功能与74LSl61相同。二者的外部引脚图也相同,如图5.1所示。表5.174LSl61(74LS163)的功能表清零 预置 使能 时钟 预置数据输入 输出 工作模式RD LD EP ET CP ABCDQAQBQCQD 0 × × × × ()××××0 000 异步清零1 0 × × DADBDCDDDADBDCDD 同步置数1 1 0 × × ××××保 持 数据保持1 1 × 0 × ××××保 持 数据保持1 1 1 1 ××××计 数 加1计数3.集成计数器的应用——实现任意M进制计数器一般情况任意M进制计数器的结构分为3类,第一类是由触发器构成的简单计数器。第二类是由集成二进制计数器构成计数器。第三类是由移位寄存器构成的移位寄存型计数器。第一类,可利用时序逻辑电路的设计方法步骤进行设计。第二类,当计数器的模M较小时用一片集成计数器即可以实现,当M较大时,可通过多片计数器级联实现。两种实现方法:反馈置数法和反馈清零法。第三类,是由移位寄存器构成的移位寄存型计数器。4.实验电路:十进制计数器 六进制扭环计数器 具有方波输出的六分频电路 图5.1 74LS161(74LS163)外部引脚图 四、实验内容及步骤1.集成计数器实验(1)按电路原理图使用中规模集成计数器74LS163和与非门74LS00,连接成一个同步置数或同步清零十进制计数器,并将输出连接至数码管或发光二极管。然后使用单次脉冲作为触发输入,观察数码管或发光二极管的变化,记录得到电路计数过程和状态的转换规律。(2)根据电路图,首先用D触发器74LS7474构成一个不能自启的六进制扭环形计数器,同样将输出连接至数码管或发光二极管。然后使用单次脉冲作为触发输入,观察数码管或发光二极管的变化,记录得到电路计数过程和状态的转换规律。注意观察电路是否能自启,若不能自启,则将电路置位有效状态。接下来再用D触发器74LS7474构成一个能自启的六进制扭环形计数器,重复上述操作。2.分频实验同步置数法同步清零法依据实验原理图用74LS163及74LS00组成一个具有方波输出的六分频电路。选择适当时钟输入方式及频率(CP接连续波脉冲),用双踪示波器观察并记录时钟与分频输出信号的时序波形。五、实验结果及数据分析1.集成计数实验 同步清零和同步置数的十进制加一计数器状态转换过程分别如下所示: 六进制扭环形计数器的状态转换过程如下: 不能自启的计数状态转换图 能够自启的状态转换图 分频实验成功实现了六分频输出,始终和输出波形如下所示: 六、实验总结及改进本次试验比较成功,通过本次试验,我掌握了同步计数器设计方法与测试方法,还掌握了常用中规模集成计数器的逻辑功能和使用方法,本次试验使我对数字电路设计有了更加深刻的理解,加深了我对相关数电理论的认识,增加了学习数字电子技术的兴趣。 本次实验中,关于同步置数的加一计数器和分频电路,都存在另外的设计思路,这也体现了数字电路设计中的多样性,因此在实际设计中,我们应该努力拓展自己的思路,应用多种角度去思考,以便设计出更加合理高效的电路。 七、实验思考题解答(1)同步计数器与异步计数器有何区别?计数器与分频器有何区别? 同步计数器与异步计数器的主要区别在于:同步计数器电路采用统一的时钟脉冲,而异步计数器则没有统一的时钟脉冲。分频器的时钟脉冲CP一定是周期信号,则输出信号也是周期性,输出信号的周期是输入信号周期的M倍,反过来输出信号的频率是输入信号频率的M分之一。计数器的时钟脉冲CP不一定是周期信号,可以是随机脉冲,称为计数脉冲,则输出信号也不一定是周期性。计数000001100110011111010101器工作目的是纪录计数脉冲个数(递加或递减)以及产生溢出(进位或借位)信号。 (2)集成计数器的同步清零和异步清零有和区别? 同步清零的实现需要等待触发信号的触发,而异步清零则可直接将电路状态置零,不需要触发输入。 (3)如何判断计数器能否自启动? 从电路的任意状态开始,经过有限次状态变换,电路能够进入有效状态循环,则说明此电路能够自启。 (3)简述用双踪示波器测试多路信号的时序波形的方法。 用双踪示波器同时观察两个频率有倍数关系的信号时,一般选用频率较低的信号作为示波器的内部同步信号。这样操作比较容易得到稳定的观察波形。 (4)在利用数码管或发光二极管观察电路的状态转换规律及用示波器观察时序波形时,时钟输入方式及频率应如何选择? 电路状态较少时应选数码管或发光二极管以单次脉冲作为触发输入观察状态转换规律,对于复杂的状态转换, ,应选用双踪示波器,以低频时钟信号作为同步信号,观察记录输出与输入时钟信号时序关系和电路状态转换规律。
本文标题:实验五-时序逻辑电路实验报告_计数器
链接地址:https://www.777doc.com/doc-5270638 .html