您好,欢迎访问三七文档
当前位置:首页 > 电子/通信 > 综合/其它 > 数字电子技术基础测试题及其答案
数字电子技术基础测试题测试题A一、填空题1.晶体管作为开关使用,是指它的工作状态处于()状态和()状态。2.TTL逻辑门电路的典型高电平值是()V,典型低电平值是()V。3.触发器的特点是()和()。3.逻辑代数中的基本运算关系是(),(),()。4.采用总线结构,分时传输数据时,应选用()门。二、单项选题)在下列各题中,将正确的答案填入括号内。1.译码器辅以门电路后,更适用于实现多输出逻辑函数,因为它的每个输出为()。①或项;②最小项;③与项之和;④最小项之和。2.在图A.1所示的电路中,使输出AY的电路是()。=11AY&AY1AYENΔ≥1AY1①②③④图A.13.接通电源电压就能输出矩形波形的电路是()。①单稳态触发器;②施密特触发器;③D触发器;④多谐振荡器。4.多谐振荡器()。①有两个稳态;②有一个稳态;③没有稳态;④不能确定。5.已知输入A、B和输出Y的波形如图A.2所示,则对应的逻辑门电路是()。①或非门;②与门;③与非门;④异或门。ABY图A.2三、用代数法化简下列各题1.CACBCAABY;2.BCDCADABCABY四、用卡诺图化简下列逻辑函数(10分)1.BCCBCAABY;2.)6,4()7,3,2,0(),,,(dmDCBAY五、图A.3所示电路,已知输入波形,试画出输出波形。设触发器初态为Q=0。1A≥1YBABY(1)图A.3A≥1CP1DC1〉QCPAQ(2)图A.3六、分析A.4所示电路的逻辑功能,要求写出逻辑式并化简,列出真值表,画出用与非门实现的简化逻辑图。A≥1B&&Y&C≥1图A.4七、设计一个3变量奇校验电路,当输入有奇数个1时,输出为1,否则输出为0.要求列出真值表,写出简化逻辑式,画出逻辑图。八、用4位同步计数器CT74LS160(如图A.5所示)的同步置数功能,构成24进制计数器。CTCTTPQ0Q1Q2Q3CRLDD0D1D2D3COCT74LS160(1)〉CPCTCTTPQ0Q1Q2Q3CRLDD0D1D2D3COCT74LS160(2)〉CP图A.5参考答案:一、1.饱和导通;截止。2.3.6V;0.3V。3.具有两个稳态;在输入信号作用下两个稳态可以相互转换。4.与;或;非。5.三态门。二、1.②;2.①;3.④;4.③;5.④。三、1.【解】ABAABCACAABCACBCAABY。2.【解】CAABBCDCAABBCDCADABCABY。四、1.【解】卡诺图如图【解A4.1】,CBCBAY。2.【解】卡诺图如图【解A4.2】,CBY。ABC0001111001111111ABC0001111001111×1×图【解A4.1】图【解A4.2】五、1.【解】BABAY,波形如图【解A5.1】。2.【解】)(1CPQADQQADnnn,波形如图【解A5.2】。ABYCPAQ图【解A5.1】图【解A5.2】六、【解】①写出输出逻辑函数。ACABBCACBABCAY)()(②化简和变换逻辑函数。ACBCABACBCABBCAACABBCAYACBCAB③列真值表。如表【解A6】。【解A6】真值表输入输出ABCY00000010010001111000101111011111④画逻辑图。如图【解A6】。七、【解】①分析设计要求,列真值表。设三变量分别为A、B、C,输出为Y。真值表如【解A7】。②化简和变换逻辑函数。CBAABCCBACBACBAY。③画逻辑图。如图【解A7】。【解A7】真值表输入输出ABCY00000011010101101001101011001111YABC&&&&图【解A6】八、【解】①写出23124SS的各位和十位的二进制代码001000110123012323QQQQQQQQS。②写出反馈置数函数011QQQLD。③画逻辑图。如图【解A8】。CTCTTPQ0Q1Q2Q3CRLDD0D1D2D3COCT74LS160(1)〉CPCTCTTPQ'0Q'1Q'2Q'3CRLDD0D1D2D3COCT74LS160(2)〉1&图【解A8】测试题B一、填空题1.十进制数513对应的二进制数(),对应的8421BCD码是(),对应的十六进制数是()。2.拉电流负载是门电路输出为()电平时的负载,灌电流负载是门电路输出为()电平时的负载。3.CMOS门电路的闲置输入端不能(),对于与门应当接到()电平,对于或门应当接到()电平。4.施密特触发器有()个阈值电压,分别称作()和()。5.JK触发器的特性方程为()。二、单项选题在下列各题中,将正确的答案填入括号内。1.在图B.1所示电路,使输出Y=1的A、B取值有()。①1种;②2种;③3种;④4种。2.下列电路中,属于时序逻辑电路的是()。①编码器;②译码器;③数据选择器;④计数器。3.能将正弦信号转换成矩形脉冲信号的电路是()。①多谐振荡器;②施密特触发器;③D/A转换器;④JK触发器。4.可用于总线结构,分时传输的门电路是()。①异或门;②同或门;③OC门;④三态门。5.电路和波形如图B.2所示,正确的输出波形是()。三、化简下列函数,方法不限。1.CABCBBCAACY=1=1YABC图A71&YAB1图B.11DC1QCP〉QCP①②③④0图B.22.)12,11,2()14,10,9,8,5,4,3,1,0(),,,(dmDCBAY四、数据表B.1所示真值表写出最简与非表达式,并画出逻辑图。真值表B.1ABCY0001001×0100011×1000101×1101111×五、已知图B.3所示电路AB端波形,试画出输出端Y的波形。1&YAB1≥1ABY图B.3六、设计一个二输出逻辑电路,它的输入信号是8421BCD码,它的输出定义为:1Y:输入的数字量能被4整除时,输出为1;2Y:输入的数字量为奇数时,输出为1。要求:列出1Y、2Y的真值表;用4线-10线BCD译码器辅以门电路实现其逻辑功能。(设译码器输出高电平有效,0CT时,译码器工作。其逻辑示意图见图B.4)。Y0Y1Y2Y3Y4Y5Y6Y7Y84线-10线译码器ABCDCTY9图B.4七、分析图B.5所示组合逻辑电路的逻辑功能。(1)写出逻辑式;(2)列出真值表;(3)说明逻辑功能。&&&RYABVcc图B.5八、分析图B.6所示电路是几进制计数器。(图中集成计数器为具有异步清零的8421BCD码计数器。Q0Q1Q2Q3Q'0Q'1Q'2Q'3CCPCRDDR&>>图B.6九、指出图B.7是什么电路?根据给定的iu波形,画出电路输出ou的波形。VccDISTHTROUTCO555RD762+6Vuo84351ui42ui/Vt00uot图B.7参考答案:一、1.1000000001;010100010011;201。2.高;低。3.悬空;高;低。4.2;正向阈值电压;负向电压或。5.nnnQKQJQ1。二、1.③;2.④;3.②;4.④;5.①。三、1【解】CBBACBBAACCABCBBCAACY)()(。2【解】Y的卡诺图如图【解B3】。DACABY。ABCD0001111000011111101111111×××图B3四、【解】①最简逻辑函数式。卡若图如图【解B4.1】。BAABY。②变换为最简与非式。BAABBAABY。③逻辑图。如图【解B4.2】。ABC0001111001××1××1&&YAB&11图【解B4.1】图【解B4.2】五、【解】ABABABAY⊙B波形如图【解B5】。ABY图【解B5】六、【解】①分析设计要求,列真值表。设0A、1A、2A、3A为输入信号,用Y2Y1表示结果。表【解B6】0A1A2A3AY2Y10A1A2A3AY2Y10000011000010001101001100010001010××0011101011××0100011100××0101101101××0110001110××0111101111××②函数表达式。8403210321032101mmmAAAAAAAAAAAAY97531321032103210321032102mmmmmAAAAAAAAAAAAAAAAAAAAY。③将21,YY与4线-10线译码输出函数比较。令DACABAAA3210,,,,则有8401YYYY;975312YYYYYY。④连线图。如图【解B6】。Y0Y1Y2Y3Y4Y5Y6Y7Y8Y94线-10线译码器ABCDCTA0A1A2A3≥1≥1YY12图【解B6】七、【解】①逻辑表达式。BABAABBABAY;②真值表略;③同或逻辑。八、【解】①反馈归零函数。0212QQQQRD;②计数器输出状态为0110010101230123QQQQQQQQSN;③计数器状态相应的十进制数。65)01100101(8421BCD;④六十五进制计数器。65N。九、【解】波形如【图解9】。测试题C一、填空题1.三态输出门的三个输出状态分别是()、()和()。2.逻辑函数:0BCCBAY的卡诺图中有()个最小项,有()个无关项。3.n个输入端的二进制译码器共有()个最小项输出。4.根据用途分,存储器分为两大类。一类是()另一类是()。5.A/D转换器是将()转换为()。二、单项选择题在下列各题中,将正确的答案填入括号内。1.已知逻辑函数CDABCY,1Y的是()。①1,0BCA;②1,1BCD;③0,1CDAB;④0,1DC。2.186111个,其结果是()。①1;②0;③86;④862。3.若要将10KHz的矩形波信号转换为1KHz的矩形波信号,应采用()。①十进制计数器;②二进制计数器;③单稳态触发器;④施密特触发器4.用5级触发器可以记忆()种不同的状态。①8;②16;③32;④64。24ui/Vttuo图【解B9】5.如图C.1所示TTL门电路输出与输入之间的逻辑关系错误的是()。ABY1≥1悬空Y2&AB&Y3≥11ABCD①②③BAY1ABY2CDABY图C.1三、化简下列逻辑函数为最简与或式(方法不限)。1.BADCABDCDBBAY)(。2.)13,11,7,5,3,2()13,9,6,4,1,0(),,,(dmDCBAY。四、有一组合逻辑电路,其输入A、B、C和输出波形如图C.2所示,试设计一个能实现此要求的逻辑电路。CYBA图C.2五、试用译码器74LS138和适当的门电路实现逻辑函数,要求有完整的求解过程,画出完整的逻辑图。1,1CBASTSTST,译码器工作。BCACABYCBAY21。六、触发器电路如图C.3所示,设各触发器初始状态为0,试画出在CP作用下触发器的1Q和2Q的输出波形。1J1KC1Q1JKCP>1J1KC1Q2CPCP1Q2Q①②③图C.3七、分析图C.4所示电路为几进制计数器,设触发器初始状态均为0,要求:(1)写出驱动方程和状态方程;(2)列出状态转换表;(3)分析是几进制计数器。1J1KC1Q0CP>FF0FF1FF21J1KC1C11J1KQQRD12012QQQ>>图C.4八、试用同步十进制计数器74LS162的同步置0功能,组成一个四十二进制计数器。可使用必要门电路,逻辑功能示意图如图C.5所示。Q0Q1Q2Q3COCRLDD0D1D2D3CTCT74LS162(1)CPTPQ0Q1Q2Q3COCRLDD0D1D2D3CTCT74LS162(2)CPTP图C.5九、图C.6所示电路,由施密特触发器组成的多谐振荡器,设接通电源时电容两端电压0Cu,施密特触发器正向阈值电压为TU、负向阈值电压为TU。试画
本文标题:数字电子技术基础测试题及其答案
链接地址:https://www.777doc.com/doc-5420630 .html