您好,欢迎访问三七文档
当前位置:首页 > IT计算机/网络 > 其它相关文档 > 计算机组成原理实验三报告
1/9南京信息工程大学实验(实习)报告实验(实习)名称按题要求设计存储器日期2012.4.21得分指导教师马利系计软院专业计科年级2010班次1班姓名学号一、实验目的综合使用Protel进行综合设计二、实验内容1.完成图纸设置(改图纸号)2.添加元器件库3.CPU采用8086,用4片8K*8位的ROM(采用2764)和10片8K*8位的RAM(采用6264)组成存储器,地址锁存器采用8282,数据缓冲器采用8286,控制信号为DT/R,译码器采用74ALS138;4.绘出完整的原理图。三、实验练习题某机器中,已知ROM区域的地址空间为0000H~3FFFH(用8K*8位的ROM芯片(2764)构成),RAM的起始地址为6000H,地址空间为40K*16位(用8K*8位的RAM芯片(6264)构成)。假设RAM芯片有CS和WE(上面有横杠)信号控制端,CPU(8086)的地址总线为A15~A0,数据总线为D15~D0,控制信号为T/W(W上面有横杠),MREQ(上面有横杠),(访存),要求、1。画出地址译码方案2。将ROM和RAM同CPU相连四、实验步骤1.新建一个SCH文件;2.place→→part→→→Browse→选择8088;3.Place→Parts→Browse→选择8282,添加两个;2/94.Place→Parts→Browse→选择8286,添加两个;5.Place→Parts→Browse→选择2764,连续添加四个;6.Place→Parts→Browse→选择6264,连续添加十个;7.Place→Parts→Browse→选择38译码器;8.所有元器件分布如图所示;3/99.划线并添加网络标签;4/9CPUALU-8282STBCPUDT/R*-8286TCPUDEN*-8286OE*CPURD*-6264、2764OE*CPUWR*-6264WE*10.将两个8282地址锁存器的OE/相连,并且接地;5/911.创建网络表Design→→CreateNetlist→→OK;6/912.新建一个PCB文件;13.在keepoutlayer层上划一个6*6的方格7/914.导入元器件Design→→LoadNets→→Browse→→添加文件,确定后Excute;15.手动布置原件,使各元件排列整齐。直接相连的原件尽量往一起排列。8/916.选择AutoRoute→All→RouteAll17.执行之后的图及布线条数如图所示。9/9五、实验总结通过这一次的上机实习课,让我懂得了根据题目的意思去分析设计,在上一次的基础上把这些弄得更清楚了,对Protel99SE软件的运用更加熟练了,对以后的理论学习有着很大的帮助,更对以后得工作有着很大的用处。
本文标题:计算机组成原理实验三报告
链接地址:https://www.777doc.com/doc-5648297 .html